1
®
cmos 串行 8-位 输入/输出 端口
这 cdp68hc68p1 是 一个 serially addressed 8-位
输入/输出 端口 那 准许 字节 或者 单独的 位 控制. 它
组成 的 三 寄存器, 一个输出 缓存区 和控制 逻辑.
数据 是 shifted 在 和 输出 的 the 设备 通过 变换 寄存器 那
运用 这 spi (串行 附带的接口) 总线. 这 i/o 端口
数据 流动 是 控制 用 这数据 方向 寄存器 和
数据 是 贮存 在 这 数据 register 那 输出 或者 senses 这
逻辑 水平 在 这 缓冲 i/o 管脚. 所有 输入, 包含 这
串行 接口 是 施密特 triggered. 这个 设备 也
特性 一个 对比 函数 那比较 这 数据 寄存器
和 端口 管脚 值 为 4 可编程序的 情况 和 sets
一个 软件 accessible 标记 如果 这 情况 是 satisfied. 这
用户 也 有 这 选项 的 位-设置 或者 位-clear 当 writing 至
这 数据 寄存器.
特性
• 全部地 静态的 运作
• 运行 电压 范围 3-6v
• 兼容 和 intersil/motorola spi 总线
• 2 外部 地址 管脚 系 至 v
DD
或者 v
SS
至 准许 向上 至
4 设备 至 share 这 一样 碎片 使能
• 多功能的 位-设置 和 位-clear 能力
• accepts 也 sck 时钟 极性 - sck 电压 水平的 是
latched 当 碎片 使能 变得 起作用的
• 所有 输入 是 施密特-触发
• 8-位 i/o 端口 - 各自 位 能 是 individually 编写程序
作 一个 输入 或者 输出 通过 一个 8-位 数据 方向 寄存器
• 可编程序的 在 板 比较器
• 同时发生的 转移 的 对比 信息 至 cpu
在 读 或者 写 - 独立的 进入 不 必需的
引脚
CDP68HC68P1
(pdip, soic)
顶 视图
订货 信息
部分 号码
温度
范围 (
o
c) 包装
pkg.
非.
CDP68HC68P1E -55 至 85 16 ld pdip e16.3
CDP68HC68P1M -55 至 85 16 ld soic m16.15
14
15
16
9
13
12
11
10
1
2
3
4
5
7
6
8
ID
0
MISO
MOSI
SCK
CE
V
SS
做
V
DD
D2
D3
D4
D5
D6
D7
D1
ID
1
fn1858.3
CDP68HC68P1
数据 薄板 九月 2003
提醒: 这些 设备 是 敏感的 至 electrostatic 释放; follow 恰当的 ic 处理 程序.
1-888-intersil 或者 321-724-7143
|
intersil (和 设计) 是 一个 注册 商标 的 intersil 美洲 公司
版权 © intersil 美洲 公司 2003. 所有 权利 保留.
所有 其它 商标 提到 是 这 所有物 的 它们的 各自的 所有权人.