1
数据 薄板 acquired 从 harris 半导体
SCHS184C
特性
• 缓冲 一般 时钟
• 缓冲 输入
• 典型 传播 延迟 在 c
L
= 15pf,
V
CC
= 5v, t
一个
= 25
o
C
- 14 ns (hc 类型
- 16 ns (hct 类型)
• 输出 (在 温度 范围)
- 标准 输出 . . . . . . . . . . . . . . . 10 lsttl 负载
- 总线 驱动器 输出 . . . . . . . . . . . . . 15 lsttl 负载
• 宽 运行 温度 范围 . . . -55
o
c 至 125
o
C
• 保持平衡 传播 延迟 和 转变 时间
• significant 电源 减少 对照的 至 lsttl
逻辑 ics
• hc 类型
- 2v 至 6v 运作
- 高 噪音 免除: N
IL
= 30%, N
IH
= 30%of V
CC
在
V
CC
= 5v
• hct 类型
- 4.5v 至 5.5v 运作
- 直接 lsttl 输入 逻辑 兼容性,
V
IL
= 0.8v (最大值), v
IH
= 2v (最小值)
- cmos 输入 兼容性, i
l
≤
1
µ
一个 在 v
OL
, v
OH
描述
这 ’HC377 和 ’HCT377 是 octal d-类型 flip-flops 和 一个
缓冲 时钟 (cp) 一般 至 所有 第八 flip-flops. 所有 这 flip-
flops 是 承载 同时发生地 在 这 积极的 边缘 的 这
时钟 (cp) 当 这 数据 使能 (
e) 是 低.
引脚
cd54hc377, cd54hct377
(cerdip)
CD74HC377
(pdip, soic, tssop)
CD74HCT377
(pdip, soic)
顶 视图
订货 信息
部分 号码
温度 范围
(
o
c) 包装
CD54HC377F3A -55 至 125 20 ld cerdip
CD54HCT377F3A -55 至 125 20 ld cerdip
CD74HC377E -55 至 125 20 ld pdip
CD74HC377M -55 至 125 20 ld soic
CD74HC377M96 -55 至 125 20 ld soic
CD74HC377PW -55 至 125 20 ld tssop
CD74HC377PWR -55 至 125 20 ld tssop
CD74HCT377E -55 至 125 20 ld pdip
CD74HCT377M -55 至 125 20 ld soic
CD74HCT377M96 -55 至 125 20 ld soic
便条: 当 订货, 使用 这 全部 部分 号码. 这 suffixes
96 和 r denote 录音带 和 卷轴.
11
12
13
14
15
16
17
18
20
19
10
9
8
7
6
5
4
3
2
1
E
Q
0
D
0
D
1
Q
1
Q
2
D
3
D
2
Q
3
地
V
CC
D
7
D
6
Q
6
Q
7
Q
5
D
5
D
4
Q
4
CP
九月 1997 - 修订 二月 2004
提醒: 这些 设备 是 敏感的 至 静电的 释放. 用户 应当 follow 恰当的 ic 处理 程序.
版权
©
2004, 德州 器械 组成公司的
cd54hc377, cd74hc377,
cd54hct377, cd74hct377
高-速 cmos 逻辑
octal d-类型 flip-flop 和 数据 使能
[ /标题
(cd74
HC377
,
C
D74
HCT37
7)
/sub-
ject
(高
速
CMOS
逻辑
Octal
d-
类型
flip-