m54hc240/241/244
m74hc240/241/244
October 1993
hc240: INVERTED - hc241/244 非 INVERTED
OCTAL 总线 缓存区 和 3 状态 输出
B1R
(塑料 包装)
顺序 代号 :
M54HCXXXF1R M74HCXXXM1R
M74HCXXXB1R M74HCXXXC1R
F1R
(陶瓷的 包装)
M1R
(微观的 包装)
C1R
(碎片 运输车)
管脚 连接
(顶 视图)
.
高 速
t
PD
= 10 ns (典型值.) 在 V
CC
=5V
.
低 电源 消耗
I
CC
=4
µ
一个 (最大值.) 在 T
一个
=25
o
C
.
高 噪音 免除
V
NIH
=V
INL
=28%V
CC
(最小值.)
.
输出 驱动 能力
15 LSTTL 负载
.
对称的 输出 阻抗
|I
OH
|=I
OL
= 6 毫安 (最小值)
.
保持平衡 传播 延迟
t
PLH
=t
PHL
.
宽 运行 电压 范围
V
CC
(opr) = 2V 至 6V
.
管脚 和 函数 兼容
和 54/74ls240/241/244
DESCRIPTION
这 m54/74hc240, HC241 和 HC244 是 高
速 CMOS OCTAL 总线 缓存区 fabricated 在
硅 门 C
2
MOS 技术.
它们 有 这 一样 高 速 效能 的
LSTTL 联合的 和 真实 CMOS 低 电源
消耗量.
这 设计者 有 一个 choise 的 选择 结合体 的
反相的 和 非-反相的 输出, 对称的 G
(起作用的 低 输出 控制) 输入, 和
complementary G 和 G 输入. 各自 控制 输入
governs 四 总线 缓存区.
这些 设备 是 设计 至 是 使用 和 3 状态
记忆 地址 驱动器, 等 所有 输入 是
配备 和 保护 电路 相反 静态的
释放 和 瞬时 excess 电压.
HC244HC241HC240
1/12