3-1
z80182/z8l182
Z
ILOG
I
NTELLIGENT
P
ERIPHERAL
初步的
Zilog
DS971820600
特性
P
RELIMINARY
P
RODUCT
S
PECIFICATION
■
z8s180 mpu
- 代号 兼容 和 zilog z80
®
/z180
™
CPU
- 扩展 说明
- 运行 频率: 33 mhz/5v 或者 20 mhz/3.3v
- 二 dma 途径
- 在-碎片 wait 状态 发生器
- 二 uart 途径
- 二 16-位 计时器 counters
- 在-碎片 中断 控制
- 在-碎片 时钟 振荡器/发生器
- clocked 串行 i/o 端口
- 全部地 静态的
- 低 emi 选项
■
二 escc
™
途径 和 32-位 crc
■
三 8-位 并行的 i/o 端口
■
16550 兼容 mimic 接口 为
直接 连接 至 pc, xt, 在 总线
■
100-管脚 包装 样式 (qfp, vqfp)
(0.8 micron cmos 5120 技术)
■
单独的 wsg 为 ramcs 和 romcs
一般 描述
这 z80182/z8l182 是 一个 smart 附带的 控制 ic 为
modem (在 particular v. 快 产品), 传真, voice
messaging 和 其它 communications 产品. 它
使用 这 z80180 微处理器 (z8s180 mpu 核心)
linked 和 二 途径 的 这 工业 标准 z85230
escc (增强 串行 communications 控制), 24
位 的 并行的 i/o, 和 一个 16550 mimic 为 直接 连接
至 这 ibm pc, xt, 在 总线.
这 z80182/z8l182 准许 完全 flexibility 为 两个都
内部的 pc 和 外部 产品. 也 电流 pc
modem 软件 兼容性 能 是 maintained 和 这
z80182/z8l182 能力 至 mimic 这 16550 uart 碎片. 这
z80180 acts 作 一个 接口 在 这 escc
™
和
16550 mimic 接口 当 使用 在 内部的 产品,
和 在 这 二 escc 途径 在 这 外部
产品. 这个 接口 准许 数据 压缩 和
错误 纠正 在 优于 和 新当选的 数据. 在 外部
产品, 三 8-位 并行的 端口 是 有 为
驱动 leds 或者 其它 设备. 图示 1 显示 这 z80182/
z8l182 块 图解, 当 这 管脚 assignments 为 这
qfp 和 这 vqfp 包装 是 显示 在 计算数量 2 和
3, 各自. 所有 references 在 这个 文档 至 这
z80182, 或者 z182 谈及 至 两个都 这 z80182 和 z8l182.
注释:
所有 信号 和 一个 preceding front 大大降低, "/", 是 起作用的 低, e.g.,
b//w (文字 是 起作用的 低); /b/w (byte 是 起作用的 low, only).
电源 连接 follow 常规的 描述 在下:
连接 电路 设备
电源 V
CC
V
DD
地面 地
V
SS
z80182/z8l182
Z
ILOG
I
NTELLIGENT
P
ERIPHERAL
C
ONTROLLER
(zip
™
)