数据 薄板
april 1997
t7121 hdlc 接口 为 isdn (hifi-64)
特性
■
低-费用 设备 为 b-频道 (64 kbits/s) 或者
d-频道 (16 kbits/s) 数据 运输.
■
optional transparent mode—no hdlc framing 是
执行.
■
框架 同步 (fs) 准许 一个 slot-选择 特性 至
进入 一个 单独的 时间 slot 在 任何 tdm 数据
stream (e.g., lucent 科技 微电子学
组 concentration highway 接口 [chi] 或者
subset).
■
位-masking 选项 准许 有效的 数据 比率 的 8,
16, 24, 32, 40, 48, 和 56 kbits/s.
■
最大 数据 比率 向上 至 4.096 mhz.
■
串行 数据-转移 管脚 为 直接 连接 至 这
lucent isdn 线条 transceiver t7250c.
■
支持 iom2, k2, gci, 和 sld 接口.
■
并行的 微处理器 接口 和 也 multi-
plexed 或者 demultiplexed 地址 和 数据 线条 为
容易 接口 和 任何 微处理器.
■
单独的 中断 输出 信号 和 七 maskable
中断 情况.
■
可编程序的 中断 模式.
■
记忆-编排 读 和 写 寄存器.
■
ttl/cmos 兼容 输入/输出.
■
3-状态 输出 管脚 至 assist 系统 diagnostics.
■
低-电源 1.25
µ
m cmos:
— 30 mw 典型 运作 在 12 mhz.
— 5 mw 备用物品 模式 (典型).
■
hdlc transceiver:
— 保卫-alone hdlc framing 运作.
— 64-字节 先进先出 在 两个都 transmit 和 receive direc-
tions.
— 支持 块-move 操作指南.
— 多样的 frames 允许 在 先进先出.
— 可编程序的 先进先出 全部- 和 empty-水平的 inter-
rupt.
描述
这 t7121 hdlc 接口 为 isdn (hifi-64) con-
nects 串行 communications links carrying hdlc 位-
同步的 数据 frames 至 8-位 microcomputer sys-
tems. 那里 是 一个 optional transparent 模式 的 oper-
ation 在 这个 非 hdlc 处理 是 执行 在
用户 数据. 这 设备 communicates 和 这 系统
微处理器 作 一个 记忆-编排 附带的 和
是 控制 用 读 和 writing 19 内部的 regis-
ters. 这 碎片 能 是 instructed 至 中断 这
微处理器 当 它 发现 确实 events requir-
ing 微处理器 注意. 这 hdlc 传输者
和 接受者 是 各自 缓冲 和 64-字节, first-在-
first-输出 (先进先出) 记忆 存储. 这 64-字节 缓存区
depth 减少 这 号码 的 状态 polls 或者 inter-
rupts 至 是 processed 用 这 微处理器, improv-
ing 整体的 系统 efficiency. 这 主要的 blocks 是
这 微处理器 接口, transmit 和 receive
先进先出 记忆 缓存区, hdlc 处理器, 和 一个 con-
centration highway 接口 (看 图示 1). 这
t7121 设备 是 有 在 一个 28-管脚, 塑料 插件 或者 一个
28-管脚, 塑料, 小-外形, j-含铅的 (soj) 包装
为 表面 挂载.