1
特性
•
全部 遵从 和 USB 规格 Rev 1.1
•
四 Downstream 端口
•
全部-速 和 低-速 数据 Transfers
•
总线-powered 控制
•
总线-powered 或者 自-powered Hub 运作
•
每 端口 Overcurrent Monitoring
•
单独的 端口 电源 控制
•
USB 连接 状态 指示信号
•
5V 运作 和 在-碎片 3.3v Format
•
32-含铅的 SOIC 和 LQFP
Overview
介绍
这 AT43312A 是 一个 5 端口 USB hub 碎片 支承的 一个 upstream 和 四 向下-
stream 端口. 这 AT43312A connects 至 一个 upstream hub 或者 host/root Hub 通过 Port0
和 这 其它 ports 连接 至 外部 downstream USB 设备. 这 hub re-trans-
mits 这 USB 差别的 信号 在 Port0 和 ports[1:4] 在 两个都 方向. 一个 USB
hub 和 这 AT43312A 能 运作 作 一个 总线-powered 或者 自-powered 通过 chip’s
电源 模式 配置 管脚. 在 这 自-powered 模式, 端口 电源 能 是 切换
或者 unswitched. Overcurrent reporting 和 端口 电源 控制 能 是 单独的 或者 glo-
bal. 一个 在-碎片 电源 供应 排除 这 需要 为 一个 外部 3.3v 供应.
这 AT43312A supports 这 12-mb/秒 全部 速 作 好 作 1.5-mb/秒 慢 速
USB transactions. 至 减少 emi, 这 AT43312A’s 振荡器 频率 是 6 MHz 甚至
though 一些 内部的 电路系统 运作 在 48 mhz.
这 AT43312A 组成 的 一个 串行 接口 engine, 一个 Hub repeater, 和 一个 Hub
控制.
自- 和 总线-
powered USB
Hub 控制
AT43312A
rev. 1255d–usb–07/02
SOIC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
PWR2
PWR3
PWR4
VCC5
VSS
OSC1
OSC2
LFT
测试
OVC4
OVC3
OVC2
OVC1
LPSTAT
自/总线
STAT4
PWR1
DP4
DM4
DP3
DM3
VSS
DP2
DM2
CEXT
DP1
DM1
DP0
DM0
STAT1
STAT2
STAT3
LQFP 顶 视图
1
2
3
4
5
6
7
8
24
23
22
21
20
19
18
17
DP3
DM4
DP4
PWR1
PWR2
PWR3
PWR4
VCC5
DMO
STAT1
STAT2
STAT3
STAT4
自/总线
LPSTAT
OVC1
32
31
30
29
28
27
26
25
9
10
11
12
13
14
15
16
VSS
OSC1
OSC2
LFT
测试
OVC4
OVC3
OVC2
DM3
VSS
DP2
DM2
CEXT
DP1
DM1
DP0