© 2000 仙童 半导体 公司 DS006391 www.fairchildsemi.com
8月 1986
修订 march 2000
DM74LS138
• dm74ls139 解码器/demultiplexer
dm74ls138 • dm74ls139
解码器/demultiplexer
一般 描述
这些 肖特基-clamped 电路 是 设计 至 是 使用
在 高-效能 记忆-解码 或者 数据-routing
产品, 需要 非常 短的 传播 延迟 时间.
在 高-效能 记忆 系统 这些 decoders 能
是 使用 至 降低 这 影响 的 系统 解码. 当
使用 和 高-速 memories, 这 延迟 时间 的 这些
decoders 是 通常地 较少 比 这 典型 进入 时间 的
这 记忆. 这个 意思 那 这 有效的 系统 延迟
introduced 用 这 解码器 是 negligible.
这 dm74ls138 decodes 一个-的-第八 线条, 为基础 在之上
这 情况 在 这 三 二进制的 选择 输入 和 这
三 使能 输入. 二 起作用的-低 和 一个 起作用的-高
使能 输入 减少 这 需要 为 外部 门 或者 invert-
ers 当 expanding. 一个 24-线条 解码器 能 是 imple-
mented 和 非 外部 反相器, 和 一个 32-线条 解码器
需要 仅有的 一个 反相器. 一个 使能 输入 能 是 使用 作
一个 数据 输入 为 demultiplexing 产品.
这 dm74ls139 comprises 二 独立的 二-线条-至-四-
线条 decoders 在 一个 单独的 包装. 这 起作用的-低 使能
输入 能 是 使用 作 一个 数据 线条 在 demultiplexing applica-
tions.
所有 的 这些 decoders/demultiplexers 特性 全部地 缓冲
输入, presenting 仅有的 一个 normalized 加载 至 它的 驱动
电路. 所有 输入 是 clamped 和 高-效能
肖特基 二极管 至 压制 线条-ringing 和 使简化 sys-
tem 设计.
特性
■
设计 specifically 为 高 速:
记忆 decoders
数据 传递 系统
■
dm74ls138 3-至-8-线条 decoders 包含 3 使能
输入 至 使简化 cascading 和/或者 数据 reception
■
dm74ls139 包含 二 全部地 独立 2-至-4-线条
decoders/demultiplexers
■
肖特基 clamped 为 高 效能
■
典型 传播 延迟 (3 水平 的 逻辑)
DM74LS138 21 ns
DM74LS139 21 ns
■
典型 电源 消耗
DM74LS138 32 mw
DM74LS139 34 mw
订货 代号:
设备 也 有 在 录音带 和 卷轴. 具体说明 用 appending 这 后缀 letter “x” 至 这 订货 代号.
顺序 号码 包装 号码 包装 描述
DM74LS138M M16A 16-含铅的 小 外形 整体的 电路 (soic), 电子元件工业联合会 ms-012, 0.150 narrow
DM74LS138SJ M16D 16-含铅的 小 外形 包装 (sop), eiaj 类型 ii, 5.3mm 宽
DM74LS138N N16E 16-含铅的 塑料 双-在-线条 包装 (pdip), 电子元件工业联合会 ms-001, 0.300 宽
DM74LS139M M16A 16-含铅的 小 外形 整体的 电路 (soic), 电子元件工业联合会 ms-012, 0.150 narrow
DM74LS139SJ M16D 16-含铅的 小 外形 包装 (sop), eiaj 类型 ii, 5.3mm 宽
DM74LS139N N16E 16-含铅的 塑料 双-在-线条 包装 (pdip), 电子元件工业联合会 ms-001, 0.300 宽