rev.d - 16 十一月, 2000 1
TS80C32X2
TS87C52X2
TS80C52X2
8-位 微控制器 8 kbytes 只读存储器/otp, romless
1. 描述
TS80C52X2 是 高 效能 CMOS 只读存储器, otp,
非易失存储器 和 ROMless 版本 的 这 80C51 CMOS
单独的 碎片 8-位 微控制器.
这 TS80C52X2 retains 所有 特性 的 这 80C51 和
扩展 只读存储器/非易失存储器 capacity (8 kbytes), 256 字节
的 内部的 内存, 一个 6-源 , 4-水平的 中断 系统,
一个 在-碎片 oscilator 和 三 计时器/counters.
在 增加, 这 TS80C52X2 有 一个 双 数据 pointer, 一个
更多 多功能的 串行 频道 那 facilitates
multiprocessor 交流 (euart) 和 一个 X2 速
改进 mechanism.
这 全部地 静态的 设计 的 这 TS80C52X2 准许 至
减少 系统 电源 消耗量 用 bringing 这 时钟
频率 向下 至 任何 值, 甚至 直流, 没有 丧失 的
数据.
这 TS80C52X2 有 2 软件-可选择的 模式 的
减少 activity 为 更远 减少 在 电源
消耗量. 在 这 空闲 模式 这 CPU 是 frozen 当
这 计时器, 这 串行 端口 和 这 中断 系统 是 安静的
运行. 在 这 电源-向下 模式 这 内存 是 saved
和 所有 其它 功能 是 inoperative.
2. 特性
●
80C52 兼容
•
8051 管脚 和 操作指南 兼容
•
四 8-位 i/o 端口
•
三 16-位 计时器/counters
•
256 字节 scratchpad 内存
●
高-速 Architecture
•
40 MHz @ 5v, 30MHz @ 3V
•
X2 速 改进 能力 (6 clocks/
机器 循环)
30 MHz @ 5v, 20 MHz @ 3V (相等的 至
60 MHz @ 5v, 40 MHz @ 3v)
●
双 数据 Pointer
●
在-碎片 只读存储器/非易失存储器 (8kbytes)
●
可编程序的 时钟 输出 和 向上/向下 计时器/
计数器 2
●
异步的 端口 重置
●
中断 结构 和
•
6 中断 来源,
•
4 水平的 priority 中断 系统
●
全部 duplex 增强 UART
•
Framing 错误 发现
•
自动 地址 recognition
●
低 EMI (inhibit ale)
●
电源 控制 模式
•
空闲 模式
•
电源-向下 模式
•
电源-止 标记
●
Once 模式 (在-碎片 emulation)
●
电源 供应: 4.5-5.5v, 2.7-5.5v
●
温度 范围: 商业的 (0 至 70
o
c) 和
工业的 (-40 至 85
o
c)
●
包装: pdil40, plcc44, VQFP44 1.4, PQFP F1
(13.9 footprint), CQPJ44 (window), CDIL40
(window)