TLF6398
54LS164DM54LS164DM74LS164 8-位 串行 InParallel 输出 变换 寄存器
六月 1989
54LS164DM54LS164DM74LS164
8-位 串行 InParallel 输出 变换 寄存器
一般 描述
这些 8-位 变换 寄存器 特性 gated 串行 输入 和 一个
异步的 clear 一个 低 逻辑 水平的 在 也 输入 inhibits
entry 的 这 新 data 和 resets 这 第一 flip-flop 至 这 低
水平的 在 这 next 时钟 pulse 因此 供应 完全 con-
trol 在 新当选的 data 一个 高 逻辑 水平的 在 也 输入
使能 这 其它 input 这个 将 然后 决定 这 状态
的 这 第一 flip-flop 数据 在 这 串行 输入 将 是 changed
当 这 时钟 是 高 或者 low 但是 仅有的 信息 meeting
这 建制 和 支撑 时间 (所需的)东西 将 是 entered 时钟-
ing occurs 在 这 低-至-高 水平的 转变 的 这 时钟
input 所有 输入 是 二极管-clamped 至 降低 transmis-
sion-线条 effects
特性
Y
Gated (enabledisable) 串行 输入
Y
全部地 缓冲 时钟 和 串行 输入
Y
异步的 clear
Y
典型 时钟 频率 36 MHz
Y
典型 电源 消耗 80 mW
Y
Alternate MilitaryAerospace 设备 (54ls164) 是 avail-
able 联系 一个 国家的 半导体 销售 Office
Distributor 为 specifications
连接 图解
双-在-线条 包装
TLF6398–1
顺序 号码 54LS164DMQB 54LS164FMQB
54LS164LMQB DM54LS164J DM54LS164W
DM74LS164M 或者 DM74LS164N
看 NS 包装 号码 E20A
J14A M14A N14A 或者 W14B
函数 表格
输入 输出
Clear 时钟 一个 B Q
一个
Q
B
Q
H
L X X X L L L
HLXXQ
A0
Q
B0
Q
H0
H
u
HHHQ
一个
Q
Gn
H
u
LX L Q
一个
Q
Gn
H
u
XL L Q
一个
Q
Gn
H
e
高 水平的 (稳步的 状态) L
e
低 水平的 (稳步的 状态)
X
e
Don’t 小心 (任何 input 包含 transitions)
u
e
转变 从 低 至 高 水平的
Q
A0
Q
B0
Q
H0
e
这 水平的 的 Q
一个
Q
B
orQ
H
respectively 在之前 这
表明 稳步的-状态 输入 情况 是 established
Q
一个
Q
Gn
e
这 水平的 的 Q
一个
或者 Q
G
在之前 这 大多数 recent
u
转变 的
这 clock indicates 一个 一个-位 shift
逻辑 图解
TLF6398–2
C
1995 国家的 半导体 公司 rrd-b30m105printed 在 U S A