预付款
‡
‡ 产品 和 规格 讨论 此处 是 用于 评价 和 参考 目的 仅 和 是 主题 至 变更
由 微米 无 通知. 产品 是 仅 保证 由 微米 至 满足 微米’s 生产 数据 工作表 规格.
1
512mb: x4, x8, x16
SDRAM
512mb: x4, x8, x16 sdram 微米 技术, 股份有限公司., 储备金 这 右侧 至 变更 产品 或 规格 无 通知.
512msdram_d.p65 – rev. d; 酒吧 1/02 ©2000, 微米 技术, 公司
钥匙 计时 参数
速度 时钟 访问权限 时间 设置 保持
等级 频率 cl = 2* cl = 3* 时间 时间
-7e 143 mhz – 5.4ns 1.5ns 0.8ns
-75 133 mhz – 5.4ns 1.5ns 0.8ns
-7e 133 mhz 5.4ns – 1.5ns 0.8ns
-75 100 mhz 6ns – 1.5ns 0.8ns
128 meg x 4 64 meg x 8 32 meg x 16
配置 32 meg x 4 x 4 银行 16 meg x 8 x 4 银行 8 meg x 16 x 4 银行
刷新 计数 8K 8K 8K
行 寻址 8k (a0–a12) 8k (a0–a12) 8k (a0–a12)
银行 寻址 4 (ba0, ba1) 4 (ba0, ba1) 4 (ba0, ba1)
色谱柱 寻址 4k (a0–a9, a11, a12) 2K(a0–a9, a11) 1k (a0–a9)
同步
dram
mt48lc128m4a2 – 32 meg x 4 x 4 银行
mt48lc64m8a2 – 16 meg x 8 x 4 银行
mt48lc32m16a2 – 8 meg x 16 x 4 银行
用于 这 最新 数据 工作表, 请 参考 至 这 微米 web 现场:
www.微米.com/dramds
管脚 分配 (顶部 查看)
54-管脚 tsop
特点
• pc100- 和 pc133-符合
• 完全 同步; 全部 信号 已注册 开启 正
边缘 的 系统 时钟
• 内部 流水线 操作; 色谱柱 地址 可以 是
已更改 每 时钟 循环
• 内部 银行 用于 隐藏 行 访问权限/预充电
• 可编程 突发 长度: 1, 2, 4, 8, 或 已满 第页
• 自动 预充电, 包括 并发 自动
预充电, 和 自动 刷新 模式
• 自我 刷新 模式
• 64ms, 8,192-循环 刷新
• lvttl-兼容 输入 和 产出
• 单独 +3.3v ±0.3v 电源 供应
选项 标记
• 配置
128 meg x 4 (32 meg x 4 x 4 银行) 128M4
64 meg x 8 (16 meg x 8 x 4 银行) 64M8
32 meg x 16 (8 meg x 16 x 4 银行) 32M16
• 写 回收 (
t
wr)
t
wr = “2 clk”
1
A2
• 塑料 包装 – ocpl
2
54-管脚 tsop 二 (400 密耳) TG
• 计时 (循环 时间)
7.5ns @ cl = 2 (pc133) -7e
7.5ns @ cl = 3 (pc133) -75
• 自我 刷新
标准 无
低 电源 l
• 操作 温度
商业 (0
o
c 至 +70
o
c) 无
备注:
1. 参考 至 微米 技术类 备注 tn-48-05.
2. 偏离中心 分模 线.
零件 号码 示例:
mt48lc32m16a2tg-75
备注:
这 # 符号 表示 信号 是 活动 低. 一个 短划线
(–) 表示 x8 和 x4 管脚 功能 是 相同 作为 x16
管脚 功能.
v
dd
DQ0
v
dd
q
DQ1
DQ2
VssQ
DQ3
DQ4
v
dd
q
DQ5
DQ6
VssQ
DQ7
v
dd
DQML
WE#
CAS#
RAS#
CS#
BA0
BA1
A10
A0
A1
A2
A3
v
dd
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
vss
DQ15
VssQ
DQ14
DQ13
v
dd
q
DQ12
DQ11
VssQ
DQ10
DQ9
v
dd
q
DQ8
vss
nc
DQMH
clk
CKE
A12
A11
A9
A8
A7
A6
A5
A4
vss
x8x16 x16x8 x4x4
-
DQ0
-
nc
DQ1
-
nc
DQ2
-
nc
DQ3
-
nc
-
nc
-
-
-
-
-
-
-
-
-
-
-
-
-
nc
-
nc
DQ0
-
nc
nc
-
nc
DQ1
-
nc
-
nc
-
-
-
-
-
-
-
-
-
-
-
-
-
DQ7
-
nc
DQ6
-
nc
DQ5
-
nc
DQ4
-
nc
-
-
DQM
-
-
-
-
-
-
-
-
-
-
-
-
nc
-
nc
DQ3
-
nc
nc
-
nc
DQ2
-
nc
-
-
DQM
-
-
-
-
-
-
-
-
-
-
-
*cl = cas (阅读) 延迟
512mb sdram 零件 编号
零件 号码 体系结构
MT48LC128M4A2TG 128 meg x 4
MT48LC64M8A2TG 64 meg x 8
MT48LC32M16A2TG 32 meg x 16