sprs073l −8月 1998 − 修订 六月 2005
1
邮递 办公室 盒 1443
•
houston, 德州 77251−1443
极好的 价格/效能 数字的 信号
processors (dsps): tms320c62x
(tms320c6211 和 tms320c6211b)
− 第八 32-位 说明/循环
− c6211, c6211b, c6711, 和 c6711b 是
管脚-兼容
− 150-, 167-mhz 时钟 比率
− 6.7-, 6-ns 操作指南 循环 时间
− 1200, 1333 mips
− 扩展 温度 设备 (c6211b)
VelociTI
先进的 非常 长 操作指南
文字 (vliw) c62x
dsp 核心 (c6211/11b)
− 第八 高级地 独立 函数的
单位:
− 六 alus (32-/40-位)
− 二 16-位 multipliers (32-位 结果)
− 加载-store architecture 和 32 32-位
一般-目的 寄存器
− 操作指南 包装 减少 代号 大小
− 所有 说明 conditional
操作指南 设置 特性
− 字节-addressable (8-, 16-, 32-位 data)
− 8-位 overflow 保护
− 饱和
− 位-地方 extract, 设置, clear
− 位-counting
− normalization
l1/l2 记忆 architecture
− 32k-位 (4k-字节) l1p 程序 cache
(直接 编排)
− 32k-位 (4k-字节) l1d 数据 cache
(2-方法 设置-associative)
− 512k-位 (64k-字节) l2 unified 编排
内存/cache
(有伸缩性的 数据/程序 allocation)
设备 配置
− 激励 模式: hpi, 8-, 16-, 和 32-bit 只读存储器
激励
− endianness: little endian, big endian
32-位 外部 记忆 接口 (emif)
− glueless 接口 至 异步的
memories: sram 和 非易失存储器
− glueless 接口 至 同步的
memories: sdram 和 sbsram
− 512m-字节 总的 addressable 外部
记忆 空间
增强 直接-记忆-进入 (edma)
控制 (16 独立 途径)
16-位 host-端口 接口 (hpi)
− 进入 至 全部 记忆 编排
二 multichannel 缓冲 串行 端口
(mcbsps)
− 直接 接口 至 t1/e1, mvip, scsa
Framers
− st-总线-切换 兼容
− 向上 至 256 途径 各自
− ac97-兼容
− 串行-附带的-接口 (spi)
兼容 (motorola
)
二 32-位 一般-目的 计时器
有伸缩性的 阶段-锁-循环 (pll) 时钟
发生器
ieee-1149.1 (jtag
†
)
boundary-scan-兼容
256-管脚 球 grid 排列 (bga) 包装
(gfn 和 zfn suffixes)
0.18-
µ
m/5-水平的 metal 处理
− cmos 技术
3.3-v i/os, 1.8-v 内部的
请 是 知道 那 一个 重要的 注意 涉及 avail能力, 标准 保用单, 和 使用 在 核心的 产品 of
德州 器械 半导体 产品 和 免责声明 附之 呈现 在 这 终止 的 这个 数据 薄板.
版权
2004, 德州 器械 组成公司的
tms320c62x, velociti, 和 c62x 是 商标 的 德州 器械.
motorola 是 一个 商标 的 motorola, 公司
所有 商标 是 这 所有物 的 它们的 各自的 所有权人.
†
ieee 标准 1149.1-1990 标准-测试-进入 端口 和 boundary scan architecture.