7-1327
提醒: 这些 设备 是 敏感的 至 静电的 释放; follow 恰当的 ic 处理 程序.
1-888-intersil 或者 321-724-7143 | 版权 © intersil 公司 1999
CD40106BMS
cmos 十六进制 施密特 triggers
特性
• 高 电压 类型 (20v 比率)
• 施密特 触发 action 和 非 外部 组件
• hysteresis 电压 (典型值.)
- 0.9v 在 vdd = 5v
- 2.3v 在 vdd = 10v
- 3.5v 在 vdd = 15v
• 噪音 免除 更好 比 50%
• 非 限制 在 输入 上升 和 下降 时间
• 低 vdd 至 vss 电流 在 慢 输入 ramp
• 100% 测试 为 安静的 电流 在 20v
• 5v, 10v 和 15v 参数 比率
• 最大 输入 电流 的 1
µ
一个 在 18v 在 全部 包装-
age 温度 范围; 100na 在 18v 和 +25
o
C
• standardized 对称的 输出 特性
• 满足 所有 (所需的)东西 的 电子元件工业联合会 tentative 标准
非. 13b, “standard specifications 为 描述 的
‘b’ 序列 cmos devices”
产品
• 波 和 脉冲波 shapers
• 高 噪音 环境 系统
• monostable multivibrators
• 非稳定式的 multivibrators
描述
cd40106bms 组成 的 六 施密特 触发 电路. 各自
电路 功能 作 一个 反相器 和 施密特 触发 action 在
这 输入. 这 触发 switches 在 不同的 点 为 积极的
和 负的 going 信号. 这 区别 在 这
积极的 going 电压 (vp) 和 这 负的 going 电压
(vn) 是 defined 作 hysteresis 电压 (vh) (看 图示 17).
这 cd40106bms 是 有提供的 在 这些 14 含铅的 外形
包装:
braze seal 插件 H4Q
frit seal 插件 H1B
陶瓷的 flatpack H3W
12月 1992
文件 号码
3354
引脚
CD40106BMS
顶 视图
函数的 图解
逻辑 图解
图示 1. 1 的 6 施密特 triggers
一个
g =
一个
B
h =
B
C
i =
C
VSS
VDD
F
l =
F
E
k =
E
D
j =
D
1
2
3
4
5
6
7
14
13
12
11
10
9
8
1
一个
2
g =
一个
3
B
4
h =
B
5
C
6
i =
C
9
D
8
j =
D
11
E
10
k =
E
13
F
12
l =
F
一个
*
1 (3, 5, 9, 11, 13)
G
*
2 (4, 6, 8, 10, 12)
*
所有 输入 是 保护
用 cmos 保护
网络
VDD
VSS