©
1993
数据 薄板
mos 整体的 电路
µ
PD4701A
incremental encoder 计数器
文档 非. ic-3303 (1st 版本)
(o. d. 非. ic-6947a)
日期 发行 march 1997 p
打印 在 日本
描述
这
µ
pd4701a 是 一个 计数器 为 一个 x, y 2-axis incremental encoder. 当 一个 二-阶段 encoder 信号 是 输入
为 这 x 和 y axes, 方向 discrimination 和 computation 是 执行, 和 计数 数据 是 输出 在 8-位 并行的
表格. 在 增加, 一个 3-联系-要点 输入 缓存区 是 组成公司的, 这个 是 有用的 为 产品 这个 使用 一个 pointing
设备 此类 作 一个 mouse 或者 追踪-球. 这 cpu checks 这 转变 输入 标记 或者 计数 标记 和 读 这 12-位 计数
数据 在 二 行动, 一个 为 这 更小的 字节 和 一个 为 这 upper 字节. 这 关键 输入 标记 是 输出 一起 和
这 计数 数据 在 这 upper 字节.
特性
• x, y 2-axis incremental encoder 计数器
• 计数器 输入 (施密特-triggered 输入)
x axis: x
一个
, x
B
2-阶段 信号
4-multiplication 计数 方法 使用
y axis: y
一个
, y
B
2-阶段 信号
• counters: 12-位 二进制的 向上/向下 counters (2 sets, x & y)
重置 值: 000h
• 计数 数据 输出: 8-位 并行的 获得 输出
×
2 (包含 关键 输入 标记)
• 在-碎片 3-联系-要点 关键 输入 缓存区 电路
• CMOS
• 单独的 +5 v 电源 供应
管脚 配置 (顶 视图)
管脚 names
X
一个
, y
一个
: 一个-阶段 输入
X
B
, y
B
: b-阶段 输入
正确的
left 关键 输入
MIDDLE
CS : 碎片 选择
x/y : x/y 计数器 选择
u/l : upper/更小的 字节 选择
D
0 至 7
: 数据 输出
CF : 计数 标记 重置 x 计数器
SF : 计数 标记 重置 y
重置 输入
1
2
3
4
5
6
7
8
9
10
11
12
X
A
X
B
重置 x
Y
A
Y
B
重置 y
RIGHT
LEFT
MIDDLE
SF
CF
V
SS
24
23
22
21
20
19
18
17
16
15
14
13
V
DD
D
7
D
6
D
5
D
4
D
3
D
2
D
1
D
0
CS
x/y
u/l