rev. b
信息 陈设 用 相似物 设备 是 相信 至 是 精确 和
可依靠的. 不管怎样, 非 责任 是 assumed 用 相似物 设备 为 它的
使用, 也不 为 任何 infringements 的 专利权 或者 其它 权利 的 第三 部
这个 将 结果 从 它的 使用. 非 执照 是 准予 用 牵涉 或者
否则 下面 任何 专利权 或者 专利权 权利 的 相似物 设备.
一个
AD9763
*
一个 技术 方法, p.o. 盒 9106, norwood, 毫安 02062-9106, 美国
电话: 781/329-4700 world 宽 网 站点: http://www.相似物.com
传真: 781/326-8703 © 相似物 设备, inc., 2000
10-位, 125 msps
双 txdac+
®
d/一个 转换器
函数的 块 图解
“1”
获得
“1”
DAC
REFIO
FSADJ1
FSADJ2
GAINCTRL
涉及
偏差
发生器
I
OUTA1
I
OUTB1
睡眠
I
OUTA2
I
OUTB2
数字的
接口
AD9763
PORT1
PORT2
WRT1
WRT2
DVDD DCOM AVDD ACOM CLK1
CLK2
模式
“2”
DAC
“2”
获得
特性
10-位 双 transmit dac
125 msps 更新 比率
极好的 sfdr 和 imd: 78 dbc
极好的 增益 和 补偿 相一致: 0.1%
全部地 独立 或者 单独的 电阻 增益 控制
双 端口 或者 interleaved 数据
在-碎片 1.2 v 涉及
单独的 5 v 或者 3 v 供应 运作
电源 消耗: 380 mw @ 5 v
电源-向下 模式: 50 mw @ 5 v
48-含铅的 lqfp
产品
Communications
根基 stations
数字的 综合
quadrature 调制
产品 描述
这 ad9763 是 一个 双 端口, 高 速, 二-频道, 10-位
cmos dac. 它 integrates 二 高 质量 10-位 txdac+
cores, 一个 电压 涉及 和 数字的 接口 电路系统 在 一个 小
48-含铅的 lqfp 包装. 这 ad9763 提供 exceptional 交流 和
直流 效能 当 支承的 更新 比率 向上 至 125 msps.
这 ad9763 有 被 优化 为 处理 i 和 q 数据 在
communications 产品. 这 数字的 接口 组成 的
二 翻倍-缓冲 latches 作 好 作 控制 逻辑. 独立的
写 输入 准许 数据 至 是 写 至 这 二 dac 端口
独立 的 一个 另一. 独立的 clocks 控制 这 更新
比率 的 这 dacs.
一个 模式 控制 管脚 准许 这 ad9763 至 接口 至 二 separate
数据 端口, 或者 至 一个 单独的 interleaved 高 速 数据 端口. 在inter-
leaving 模式 这 输入 数据 stream 是 demuxed 在 它的 原来的 i
和 q 数据 和 然后 latched. 这 i 和 q 数据 是 然后 con-
verted 用 这 二 dacs 和 updated 在 half 这 输入 数据 比率.
这 gainctrl 管脚 准许 二 模式 为 设置 这 全部-规模
电流 (i
OUTFS
) 的 这 二 dacs. i
OUTFS
为 各自 dac 能 是
设置 independently 使用二 外部 电阻器, 或者 i
OUTFS
为 两个都
DACs能 是 设置 用 使用 一个 单独的 外部 电阻.
**
这 dacs utilize 一个 segmented 电流 源 architecture com-
bined 和 一个 专卖的 切换 技巧 至 减少 glitch
活力 和 至 maximize 动态 精度. 各自 dac 提供
差别的 电流 输出 因此 支承的 单独的-结束 或者
差别的 产品. 两个都 dacs 能 是 同时发生地
updated 和 提供 一个 名义上的 全部-规模 电流 的 20 毫安. 这
全部-规模 电流 在 各自 dac 是 matched 至 在里面 0.1%.
这 ad9763 是 制造的 在 一个 先进的 低 费用 cmos
处理. 它 运作 从 一个 单独的 供应 的 3.0 v 至 5.0 v 和
消费 380 mw 的 电源.
产品 最好的部分
1. 这 ad9763 是 一个 成员 的 一个 管脚-兼容 家族 的 双
txdacs 供应 8-, 10-, 12- 和 14-位 resolution.
2. 双 10-位, 125 msps dacs: 一个 一双 的 高 效能
dacs 优化 为 低 扭曲量 效能 提供 为
有伸缩性的 传递 的 i 和 q 信息.
3. 相一致: 增益 相一致 是 典型地 0.1% 的 全部 规模, 和
补偿 错误 是 更好的 比 0.02%.
4. 低 电源: 完全 cmos 双 dac 函数 运作
在 380 mw 从 一个 3.0 v 至 5.0 v 单独的 供应. 这 dac
全部-规模 电流 能 是 减少 为 更小的 电源 运作,
和 一个 睡眠 模式 是 提供 为 低 电源 空闲 时期.
5. 在-碎片 电压 涉及: 这 ad9763 包含 一个 1.20 v
温度-补偿 bandgap 电压 涉及.
6. 双 10-位 输入: 这 ad9763 特性 一个 有伸缩性的 双-
端口 接口 准许 双 或者 interleaved 输入 数据.
txdac+ 是 一个 注册 商标 的 相似物 设备, 公司
*
*
专利权 pending.
**
请 看 gainctrl 模式 部分, 为 重要的 日期 代号 信息 在
这个 特性.