TLF6528
5476DM5476DM7476 双 主控-从动装置 j-k flip-flops
和 Clear Preset 和 Complementary 输出
六月 1989
5476DM5476DM7476
双 主控-从动装置 j-k flip-flops 和 Clear
Preset 和 Complementary 输出
一般 描述
这个 设备 包含 二 独立 积极的 脉冲波 trig-
gered j-k flip-flops 和 complementary outputs 这 J 和
K 数据 是 processed 用 这 flip-flop 之后 一个 完全 时钟
pulse 当 这 时钟 是 低 这 从动装置 是 分开的 从 这
master 在 这 积极的 转变 的 这 clock 这 数据 从
这 J 和 K 输入 是 transferred 至 这 master 当 这
时钟 是 高 这 J 和 K 输入 是 disabled 在 这 nega-
tive 转变 的 这 clock 这 数据 从 这 主控 是 trans-
ferred 至 这 slave 这 逻辑 状态 的 J 和 K 输入 必须
不 是 允许 至 改变 当 这 时钟 是 high 这 数据 是
transfered 至 这 输出 在 这 下落 边缘 的 这 时钟
pulse 一个 低 逻辑 水平的 在 这 preset 或者 clear 输入 将 设置
或者 重置 这 输出 regardless 的 这 逻辑 水平 的 这
其它 inputs
特性
Y
Alternate MilitaryAerospace 设备 (5476) 是 available
联系 一个 国家的 半导体 销售 officedistrib-
utor 为 specifications
连接 图解
双-在-线条 包装
TLF6528–1
顺序 号码 5476DMQB 5476FMQB
DM5476J DM5476W 或者 DM7476N
看 NS 包装 号码 J16A N16E 或者 W16A
函数 表格
输入 输出
PR CLR CLK J K Q Q
LH XXXHL
HL XXXLH
LL XXXH
H
HH
LLQ
0
Q
0
HH
HL H L
HH
LH L H
HH
H H Toggle
H
e
高 逻辑 水平的
L
e
低 逻辑 水平的
X
e
也 低 或者 高 逻辑 水平的
e
积极的 脉冲波 data 这 J 和 K 输入 必须 是 使保持 常量 当
这 时钟 是 high 数据 是 transfered 至 这 输出 在 这 下落 边缘 的 这
时钟 pulse
e
这个 配置 是 nonstable 那 is 它 将 不 persist 当 这 preset
andor clear 输入 返回 至 它们的 inactive (高) level
Q
0
e
这 输出 逻辑 水平的 在之前 这 表明 输入 情况 是 es-
tablished
Toggle
e
各自 输出 改变 至 这 complement 的 它的 previous 水平的 在
各自 完全 起作用的 高 水平的 时钟 pulse
C
1995 国家的 半导体 公司 rrd-b30m105printed 在 U S A