TLF6526
5474DM5474DM7474 双 积极的-边缘-triggered D flip-flops
和 Preset Clear 和 Complementary 输出
六月 1989
5474DM5474DM7474
双 积极的-边缘-triggered D flip-flops
和 Preset Clear 和 Complementary 输出
一般 描述
这个 设备 包含 二 独立 积极的-边缘-trig-
gered D flip-flops 和 complementary outputs 这 informa-
tion 在 这 D 输入 是 accepted 用 这 flip-flops 在 这 posi-
tive going 边缘 的 这 时钟 pulse 这 triggering occurs 在 一个
电压 水平的 和 是 不 直接地 related 至 这 转变 时间
的 这 rising 边缘 的 这 clock 这 数据 在 这 D 输入 将
是 changed 当 这 时钟 是 低 或者 高 没有 影响
这 输出 作 长 作 这 数据 建制 和 支撑 时间 是 不
violated 一个 低 逻辑 水平的 在 这 preset 或者 clear 输入 将
设置 或者 重置 这 输出 regardless 的 这 逻辑 水平 的 这
其它 inputs
特性
Y
Alternate MilitaryAerospace 设备 (5474) 是 available
联系 一个 国家的 半导体 销售 officedistrib-
utor 为 specifications
连接 图解
双-在-线条 包装
TLF6526–1
顺序 号码 5474DMQB 5474FMQB DM5474J DM5474W DM7474M 或者 DM7474N
看 NS 包装 号码 J14A M14A N14A 或者 W14B
函数 表格
输入 输出
PR CLR CLK D Q Q
LH XXHL
HL XXLH
LL XXH
H
HH
u
HH L
HH
u
LL H
HH LXQ
0
Q
0
H
e
高 逻辑 水平的
X
e
也 低 或者 高 逻辑 水平的
L
e
低 逻辑 水平的
u
e
积极的-going 转变 的 这 clock
e
这个 配置 是 nonstable 那 is 它 将 不 persist 当 也 这 preset andor clear
输入 返回 至 它们的 inactive (高) level
Q
0
e
这 输出 逻辑 水平的 的 Q 在之前 这 表明 输入 情况 是 established
C
1995 国家的 半导体 公司 rrd-b30m105printed 在 U S A