© 飞思卡尔 半导体, 股份有限公司., 2004. 全部 权利 保留.
初步
飞思卡尔 半导体
技术类 数据
DSP56374
rev. 1, 11/2004
概述
这 dsp56374 是 一个 高 密度 cmos设备 与 3.3 v 输入 和 产出.
备注
这个 文件 包含 信息 开启 一个 新建 产品.
规格 和 信息 此处 是 主题 至
变更 无 通知.
最终确定 规格 将 是 已发布 之后 进一步 表征 和 设备
资格 是 已完成.
这 dsp56374 支架 数字 音频 应用程序 要求 声音 字段 加工,
声学 均衡, 和 其他 数字 audio 算法. 这 dsp56374 用途 这 高
业绩, 单独-时钟-按-循环 dsp56300 核心 家庭 的 可编程 cmos 数字
信号 处理器 (dsps) 合并 与 这音频 信号 加工 能力 的 这
飞思卡尔 半导体, 公司 (以前 motorola) symphony™ dsp 家庭, 作为 显示 入点
图 1. 重大 建筑 增强功能 入点clude 一个 枪管 换档器, 24-有点 寻址,
和 直接 记忆 访问权限 (dma). 这 dsp56374 优惠 150 百万 说明 按 第二
(mips) 使用 一个 内部 150 mhz 时钟.
数据 工作表 公约
这个 数据 工作表 用途 这 以下内容 公约:
OVERBAR
已使用 至 指示 一个 信号 那 是 活动 当 拉 低 (用于
示例, 这 重置
管脚 是 活动 当 低.)
“asserted” 手段 那 一个 高 真 (活动 高) 信号 是 高 或 那 一个 低 真
(活动 低) 信号 是 低
“deasserted” 手段 那 一个 高 真 (活动 高) 信号 是 低 或 那 一个 低 真
(活动 低) 信号 是 高
示例:
信号/
符号
逻辑 州 信号 州 Voltage*
管脚
真 已断言 v
il
/ v
ol
管脚 false 取消断言 v
ih
/ v
哦
管脚 真 已断言 v
ih
/ v
哦
管脚 false deasser泰德 v
il
/ v
ol
备注:
*values 用于 v
il
, v
ol
, v
ih
, 和 v
哦
是 已定义 由 个人 产品 规格.
表 的 内容
截面 第页
1 特点........................................ 2
2 文档.............................. 4
3 信号 分组 .......................... 4
4 最大值 额定值 ....................... 24
5 电源 要求................... 25
6 热 特性.............. 26
7 直流 电气 特性 ...... 26
8 交流电 电气 特性....... 27
9 内部 时钟 ............................ 27
10 外部 时钟 操作.......... 29
11 重置, 停止, 模式 选择, 和
中断 计时 ........................... 30
12 串行 主机 接口 spi 协议
计时.......................................... 34
13 串行 主机 接口 (石) i2c
协议 计时 ........................... 40
14 编程 这 串行 时钟 .. 42
15 增强型 串行 音频 接口
计时.......................................... 43
16 计时器 计时............................. 48
17 gpio 计时 ............................. 48
18 jtag 计时 ............................. 50
19 看门狗 计时器 计时............ 52
附录 一个 包装 信息. 53
附录 b ibis 型号................. 63