dsp56f827/d
rev. 9.0
,
02/2004
© motorola, inc., 2004. 所有 权利 保留.
56F827
技术的 数据
56f827 16-位 混合的 控制
• 向上 至 40 mips 在 80mhz 核心 频率
• dsp 和 mcu 符合实际 在 一个 unified,
c-效率高的 architecture
• 硬件 做 和 rep 循环
•64K
×
16-位
words 程序 flash
•1K
×
16-位 words 程序 内存
•4K
×
16-位 words 数据 flash
•4K
×
16-位 words 数据 内存
• 向上 至 64k
×
16-位 words 外部 记忆
expansion 各自 为 程序 和 数据 记忆
• jtag/once™ 为 debugging
• 一般 目的 四方形 计时器
• mcu-friendly 操作指南 设置 支持 两个都 dsp 和
控制 功能: mac, 位 manipulation 单位, 14
寻址 模式
• 8-频道 可编程序的 碎片 选择
• 10-频道, 12-位 模数转换器
• 同步的 串行 接口 (ssi)
• 串行 端口 接口 (spi)
• 串行 communications 接口 (sci)
• 时间-的-日 (tod) 计时器
• 128-管脚 lqfp 包装
• 16-专心致志的 和 48 shared gpio
图示 1. 56f827 块 图解
jtag/
OnCE
端口
程序 控制
和 硬件
looping 单位
数据 alu
16 x 16 + 36
→
36-位 mac
三 16-位 输入 寄存器
二 36-位 accumulators
地址
一代
单位
位
Manipulation
单位
16-位
56800
核心
PAB
PDB
XDB2
CGDB
XAB1
XAB2
中断
控制
IPBB
控制
ipbus 桥
(ipbb)
单元
控制
地址
总线 [8:0]
数据
总线 [15:0]
COP
重置
应用-
明确的
记忆 &放大;
Peripherals
中断
控制
cop/
看门狗
四方形 计时器 一个/
或者 gpio
V
SS
V
DDA
V
SSA
6
4
外部
总线
接口
单位
重置
IRQA
IRQB
EXTBOOT
V
DDIO
V
SSIO
5
5
TOD
计时器
DEBUG
22
V
DD
3
模数转换器
程序 和 激励
记忆
64512 x 16 flash
1024 x 16 sram
数据 记忆
4096 x 16 flash
4096 x 16 sram
sci 2 或者
GPIO
ssi 0 或者
GPI0
sci 0 &放大;1 或者
spi 0
spi 1 或者
GPIO
可编程序的
碎片 选择
专心致志的
GPIO
相似物 reg低 电压 supervisor
16 16
外部
地址 总线
转变
外部
数据 总线
转变
总线
控制
PLL
时钟
Gen
输入
10
3
V
REFLO
V
REFHI
4
VPP
2
6
4
4
6
16
CLKO
EXTAL
XTAL
16
16
a[00:15]
或者
gpioa16[00:16]
d[00:15]
或者
gpiog16[00:16]
PS或者 pcs[0]
DS或者 pcs[1]
WR
RD
V
REFP
, v
REFMID
,
V
REFIN
PCS[2:7}
F
r
e
e
s
c
一个
l
e
S
e
m
i
c
o
n
d
u
c
t
o
r
,
I
freescale 半导体, 公司
为 更多 信息 在 这个 产品,
go 至: www.freescale.com
n
c
.
.
.