MOTOROLA
半导体 技术的 数据
DSP56002
顺序 这个 文档 用:
dsp56002/d, rev. 3
©1996 motorola, 公司
24-位 数字的 信号 处理器
这 dsp56002 是 一个 mpu-样式 一般 目的 数字的 信号 处理器 (dsp) composed 的 一个
效率高的 24-位 dsp 核心, 程序 和 数据 memories, 各种各样的 peripherals, 和 支持
电路系统. 这 dsp56000 核心 是 喂养 用 在-碎片 程序 内存, 和 二 独立 数据 rams.
这 dsp56002 包含 一个 串行 交流 接口 (sci), 同步的 串行 接口 (ssi),
并行的 host 接口 (hi), 计时器/事件 计数器, 阶段 锁 循环 (pll), 和 一个 on-chip
emulation (once™) 端口. 这个 结合体 的 特性, illustrated 在
图示 1
, 制造 这
dsp56002 一个 费用-有效的, 高-效能 解决方案 为 高-精确 一般 目的 数字的
信号 处理.
图示 1
dsp56002 块 图解
y 数据
记忆
256
×
24 内存
256
×
24 只读存储器
(sine)
x 数据
记忆
256
×
24 内存
256
×
24 只读存储器
(一个-law/
µ
-law)
程序
记忆
512
×
24 内存
64
×
24 只读存储器
(激励)
程序 控制 单位
24-位
56000 dsp
核心
OnCE™
PLL
时钟
gen.
1
24-位
计时器/
事件
计数器
6
同步.
串行
(ssi)
或者 i/o
3
串行
comm.
(sci)
或者 i/o
15
Host
接口
(hi)
或者 i/o
16-位 总线
24-位 总线
外部
地址
总线
转变
外部
数据
总线
转变
总线
控制
数据 alu
24
×
24 + 56
→
56-位 mac
二 56-位 accumulators
3
IRQ
47
内部的
数据
总线
转变
地址
一代
单位
PAB
XAB
YAB
GDB
PDB
XDB
YDB
地址
16
数据
24
控制
10
端口
AA0604
程序
地址
发生器
程序
Decode
控制
中断
控制