100351
低 电源 十六进制 D flip-flop
一般 描述
这 100351 包含 六 d-类型 边缘-triggered, 主控/
从动装置 flip-flops 和 真实 和 complement 输出, 一个 一双 的
一般 时钟 输入 (cp
一个
和 CP
b
) 和 一般 主控
重置 (mr) 输入. 数据 enters 一个 主控 当 两个都 CP
一个
和
CP
b
是 低 和 transfers 至 这 从动装置 当 CP
一个
和 CP
b
(或者 两个都) go 高. 这 MR 输入 overrides 所有 其它 输入
和 制造 这 Q 输出 低. 所有 输入 有 50 k
Ω
拉-向下 电阻器.
特性
n
40
%
电源 减少 的 这 100151
n
2000V 静电释放 保护
n
管脚/函数 兼容 和 100151
n
电压 补偿 运行 范围:
−4.2v 至 −5.7v
n
标准 微型电路 绘画
(smd) 5962-9457901
逻辑 标识
管脚 Names 描述
D
0
–D
5
数据 输入
CP
一个
,cp
b
一般 时钟 输入
MR 异步的 主控 重置 输入
Q
0
–Q
5
数据 输出
Q
0
–Q
5
Complementary 数据 输出
ds100318-11
8月 1998
100351 低 电源 十六进制 D flip-flop
© 1998 国家的 半导体 公司 DS100318
www.国家的.com