8月 21, 2001 (版本 3.1) 1
特点
• 10 ns pin-to-pin 逻辑 延误 开启 全部 针脚
•f
CNT
至 111 mhz
• 216 宏单元 与 4800 可用 盖茨
• 向上 至 166 用户 我/o 针脚
• 5 v 在系统内 可编程
- 耐力 的 10,000 程序/擦除 循环次数
- 程序/擦除 结束 已满 商业 电压 和
温度 范围
• 增强型 管脚-锁定 体系结构
• 灵活 36v18 功能 块
- 90 产品 条款 驱动器 任何 或 全部 的 18 宏单元
内 功能 块
- 全球 和 产品 期限 时钟, 输出 启用, 设置
和 重置 信号
• 广泛的 ieee 标准 1149.1 边界扫描 (jtag)
支持
• 可编程 电源 减少 模式 入点 每个
宏单元
• 回转 费率 控制 开启 个人 产出
• 用户 可编程 接地 管脚 能力
• 扩展 图案 安全 特点 用于 设计 保护
• 高驱动 24 ma 产出
• 3.3 v 或 5 v 我/o 能力
• 高级 cmos 5v fastflash 技术
• supports 平行 编程 的 更多 比 一个
xc9500 同时
• 可用 入点 160-管脚 pqfp, 352-管脚 bga, 和 208-pin
hqfp 软件包
描述
这 xc95216 是 一个 高性能 cpld 提供
高级 在系统内 编程 和 测试一下 能力 用于
概述 目的 逻辑 集成. 它 是 由 的 十二
36v18 功能 块, 提供 4,800 可用 盖茨 与
传播 延误 的 10 ns. 请参见图 2用于 这 建筑结构-
真实 概述.
电源 管理
电源 耗散 可以 是 减少 入点 这 xc95216 由 con-
figuring 宏单元 至 标准 或 低功耗 模式 的
操作. 未使用 宏单元 是 翻转 关 至 最小化
电源 耗散.
操作 电流 用于 每个 设计 可以 是 近似 用于
具体 操作 条件 使用 这 以下内容 方程:
我
抄送
(ma) =
mc
HP
(1.7) + mc
lp
(0.9) + mc (0.006 ma/mhz) f
在哪里:
mc
HP
= 宏单元 入点 高性能 模式
mc
lp
= 宏单元 入点 低功耗 模式
mc = 合计 号码 的 宏单元 已使用
f = 时钟 频率 (mhz)
图 1显示 一个 典型 计算 用于 这 xc95216
设备.
1
xc95216 在系统内 可编程
CPLD
8月 21, 2001 (版本 3.1)
10*
产品 规格
时钟 频率 (mhz)
典型 我
抄送
(ma)
050
200
(360)
(500)
(340)
400
600
100
h
高 p
erform
标准
低 电源
X5918
图 1: 典型 我
抄送
vs. 频率 用于 xc95216