ICS2309
mds 2309 d
1
修订 052405
整体的 电路 系统
●
525 race 街道, san jose, ca 95126
●
电话 (408) 297-1201
●
www.icst.com
3.3 v
OLT
Z
ERO
D
ELAY
, l
OW
S
KEW
B
UFFER
描述
这 ics2309 是 一个 低 阶段 噪音, 高-速 pll
为基础, 低-skew 零 延迟 缓存区. 为基础 在 ics’
专卖的 低 jitter 阶段 锁 循环 (pll)
技巧, 这 设备 提供 第八 低 skew 输出
在 speeds 向上 至 133 mhz 在3.3 v. 这 输出 能 是
发生 从 这 pll (为 零 延迟), 或者 直接地
从 这 输入 (为 测试),和 能 是 设置 至 触发-状态
模式 或者 至 停止 在 一个 低 水平的. 这 pll 反馈 是
在-碎片 和 是 得到 从 这 clkout 垫子.
这 ics2309 是 有 在 二 不同的 版本. 这
ics2309-1 是 这 根基 部分. 这 ics2309-1h 是 一个 高
驱动 版本 和 faster 上升 和 下降 时间.
特性
•
时钟 输出 从 10 至 133 mhz
•
零 输入-输出 延迟
•
第八 低 skew (<250 ps) 输出
•
设备-至-设备 skew <700 ps
•
全部 cmos 输出 和 25 毫安 输出 驱动
能力 在 ttl 水平
•
5 v tolerant clkin
•
触发-状态 模式 为 板-水平的 测试
•
先进的, 低 电源, sub-micron cmos 处理
•
运行 电压 的 3.3 v
•
工业的 温度 范围 有
•
packaged 在 16-管脚 soic 和 tssop (-1h 版本
仅有的)
•
铅 (含铅的) 自由 包装 有 为 -1h 版本
(16-管脚 tssop 仅有的)
块 图解
CLKA4
CLKB1
CLKA3
CLKB2
CLKB3
CLKA2
CLKA1
CLKB4
CLKIN
控制
逻辑
1
0
s2, s1
2
PLL
VDD
2
地
2
CLKOUT