最终
Publication#
14129
rev:
J
amendment/
0
公布 日期:
十一月 1997
mach 1 &放大; 2 families
mach 1 &放大; 2 families
1
com’l: -12/15 ind: -18
mach120-12/15
高-效能 ee cmos 可编程序的 逻辑
distinctive 特性
◆
68 管脚 在 plcc
◆
48 macrocells
◆
12 ns t
PD
商业的, 18 ns t
PD
工业的
◆
77 mhz f
CNT
商业的
◆
48 i/os; 4 专心致志的 输入; 4 专心致志的 输入/clocks
◆
48 输出
◆
48 flip-flops; 4 时钟 choices
◆
4 “palce26v12” blocks
◆
speedlocking™ 为 有保证的 fixed 定时
◆
管脚-兼容 和 这 mach221
一般 描述
这 mach120 是 一个 成员 的 这 高-效能 ee cmos mach
®
1 家族. 这个 设备
有 大概 five 时间 这 逻辑 macrocell 能力 的 这 popular palce22v10 没有
丧失 的 速.
这 mach120 组成 的 四 pal
®
blocks interconnected 用 一个 可编程序的 转变 矩阵变换.
这 转变 矩阵变换 connects 这 pal blocks 至 各自 其它 和 至 所有 输入 管脚, 供应 一个 高
程度 的 connectivity 在 这 全部地-连接 pal blocks. 这个 准许 设计 至 是 放置
和 routed efficiently.
这 mach120 macrocell 提供 也 注册 或者 combinatorial 输出 和 可编程序的
极性. 如果 一个 注册 configuration 是 选择, 这 寄存器 能 是 configured 作 d-类型 或者 t-类型
至 帮助 减少 这 号码 的 产品 条款. 这 寄存器 类型 decision 能 是 制造 用 这
设计者 或者 用 这 软件. 所有 macrocells 能 是 连接 至 一个 i/o cell. 如果 一个 buried macrocell
是 desired, 这 内部的 反馈 path 从 这 macrocell 能 是 使用, 这个 frees 向上 这 i/o 管脚
为 使用 作 一个 输入.
Lattice
半导体