首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:475919
 
资料名称:MC74AC113D
 
文件大小: 184.82K
   
说明
 
介绍:
DUAL JK NEGATIVE EDGE-TRIGGERED FLIP-FLOP
 
 


: 点此下载
 
1
浏览型号MC74AC113D的Datasheet PDF文件第2页
2
浏览型号MC74AC113D的Datasheet PDF文件第3页
3
浏览型号MC74AC113D的Datasheet PDF文件第4页
4
浏览型号MC74AC113D的Datasheet PDF文件第5页
5
浏览型号MC74AC113D的Datasheet PDF文件第6页
6
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
5-1
事实 数据
JK 负的
EdgeĆTriggered FlipĆFlop
这 mc74ac113/74act113 组成 的 二 高-速 完全地独立
转变 clocked jk flip-flops. 这 clocking 运作 是 独立 的 上升 和 下降
时间 的 这 时钟 波形. 这 jk 设计 准许 运作 作 一个 d flip-flop (谈及 至
mc74ac74/74act74 数据 薄板) 用 连接 这 j 和 k 输入 一起.
异步的 输入:
低 输入 至 s
D
(设置) sets q 至 高 水平的
设置 是 独立 的 时钟
输出 源/下沉 24 毫安
act113 有 ttl 兼容 输入
1112
V
CC
CP
1
K
1
J
1
S
D1
Q
1
Q
1
CP
2
K
2
J
2
S
D2
Q
2
Q
2
CP
Q
S
D
连接 图解
1 2 3 4 5 6 7
89101314
Q
CP
Q
S
D
Q
K
J
J
K
模式 选择 — 真实 表格
运行 模式
输入 输出
运行 模式
S
D
J K Q Q
设置 L X X H L
Toggle H h h q q
加载 “0” (重置) H l h L H
加载 “1” (设置) H h l H L
支撑 H l l q q
h, h = 高 电压 水平的
l, l = 低 电压 水平的
x = don’t 小心
l, h (q) = 更小的 情况 letters 表明 这 状态 的 这 关联 输入
(或者输出) 一个 设置-向上 时间 较早的至 这 高 至 低 时钟 转变.
MC74AC113
MC74ACT113
双 jk 负的
边缘-triggered
flip-flop
n 后缀
情况 646-06
塑料
d 后缀
情况 751a-03
塑料
逻辑 标识
S
D
QJ
CP
Q
V
CC
= 管脚 14
地 = 管脚 7
K
3
1
2
4
5
6
S
D
QJ
CP
Q
K
11
13
12
10
9
8
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com