1
mosel vitelic
V53C8258H
v53c8258h rev. 1.4 二月 1997
初步的
高 效能 35 40 45 50
最大值
RAS
进入 时间, (t
RAC
) 35 ns 40 ns 45 ns 50 ns
最大值 column 地址 进入 时间, (t
CAA
) 18 ns 20 ns 22 ns 24 ns
最小值 扩展 数据 输出 页 模式 循环 时间, (t
PC
) 14 ns 15 ns 17 ns 19 ns
最小值 读/写 循环 时间, (t
RC
) 70 ns 75 ns 80 ns 90 ns
特性
■
256k x 8-位 organization
■
edo 页 模式 为 一个 sustained 数据 比率
的 71 mhz
■
RAS
进入 时间: 35, 40, 45, 50 ns
■
低 电源 消耗
■
读-modify-写,
RAS
-仅有的 refresh,
CAS
-在之前-
RAS
refresh 能力
■
refresh 间隔: 512 循环/8 ms
■
有 在 24 管脚 300 mil 塑料 插件,
26/24 管脚 300 mil soj 和 28-管脚 300 mil
tsop-i 包装
■
单独的 5v
±
10% 电源 供应
■
ttl 接口
描述
这 v53c8258h 是 一个 高 速 262,144 x 8 位
cmos 动态 随机的 进入 记忆.
这 v53c8258h 提供 一个 结合体 的 特性:
页 模式 和 扩展 数据 输出 为 高
数据 带宽, 和 低 cmos 备用物品 电流.
所有 输入 和 输出 是 ttl 兼容. 输入
和 输出 capacitances 是 significantly lowered 至
准许 增加 系统 效能. 页 模式
和 扩展 数据 输出 运作 准许
随机的 进入 的 向上 至 512 (x8) 位 在里面 一个 行
和 循环 时间 作 快 作 14 ns. 因为 的 静态的
电路系统, 这
CAS
时钟 是 不 在 这 核心的 定时
path. 这 流动-通过 column 地址 latches
准许 地址 pipelining 当 relaxing 许多 核心的
系统 定时 (所需的)东西. 这 v53c8258h 是
ideally suited 为 graphics, 数字的 信号 处理
和 高-效能 computing 系统.
V53C8258H
高 效能
256k x 8 edo 页 模式
cmos 动态 内存
设备 用法 chart
运行 包装 外形 进入 时间 (ns) 电源
温度 温度
范围 P K T 35 40 45 50 标准. Mark
0
°
c 至 70
°
C
•• •• • • • •
Blank