mosel vitelic
1
V53C806H
高 效能
1m x 8 位 快 页 模式
cmos 动态 内存
初步的
v53c806h rev. 1.6 april 1998
高 效能 40 45 50 60
最大值 ras
进入 时间, (t
RAC
) 40 ns 45 ns 50 ns 60 ns
最大值 column 地址 进入 时间, (t
CAA
) 20 ns 22 ns 24 ns 30 ns
最小值 快 页 模式 循环 时间, (t
PC
) 23 ns 25 ns 28 ns 40 ns
最小值 读/写 循环 时间, (t
RC
) 75 ns 80 ns 90 ns 120 ns
特性
■
1m x 8-位 organization
■
快 页 模式 为 一个 sustained 数据 比率 的
43 mhz
■
ras 进入 时间: 40, 45, 50, 60 ns
■
读-modify-写, ras-仅有的 refresh,
cas-在之前-ras refresh 能力
■
refresh 间隔: 1024 循环/16 ms
■
有 在 28-管脚 400 mil soj 包装
■
单独的 +5v
±
10% 电源 供应
■
ttl 接口
描述
这 v53c806h 是 一个 过激 高 速 1,048,576 x
8 位 cmos 动态 随机的 进入 记忆. 这
v53c806h 提供 一个 结合体 的 特性: 快
页 模式 为 高 数据 带宽, 和 低
cmos 备用物品 电流.
所有 输入 和 输出 是 ttl 兼容. 输入
和 输出 capacitances 是 significantly lowered 至
准许 增加 系统 效能. 快 页
模式 运作 准许 随机的 进入 的 向上 至
1024 x 8 位 在里面 一个 行 和 循环 时间 作 快 作
23 ns. 因为 的 静态的 电路系统, 这 cas
时钟 是
不 在 这 核心的 定时 path. 这 流动-通过 col-
umn 地址 latches 准许 地址 pipelining 当
relaxing 许多 核心的 系统 定时 (所需的)东西.
这 v53c806h 是 ideally suited 为 graphics, dig-
ital 信号 处理 和 高-效能 com-
puting 系统.
设备 用法 chart
运行
温度
范围
包装 外形 进入 时间 (ns) 电源
温度
Mark
K 40 45 50 60 标准.
0
°
c 至 70
°
C • •••• • Blank