mosel vitelic
1
V53C8256H
过激-高 速,
256k x 8 快 页 模式
cmos 动态 内存
初步的
v53c8256h rev. 1.2 july 1997
高 效能 35 40 45 50
最大值 ras
进入 时间, (t
RAC
) 35 ns 40 ns 45 ns 50 ns
最大值 column 地址 进入 时间, (t
CAA
) 18 ns 20 ns 22 ns 24 ns
最小值 快 页 模式 循环 时间, (t
PC
) 21 ns 23 ns 25 ns 28 ns
最小值 读/写 循环 时间, (t
RC
) 70 ns 75 ns 80 ns 90 ns
特性
■
256k x 8-位 organization
■
快 页 模式 为 一个 sustained 数据 比率
的 47 mhz
■
RAS
进入 时间: 35, 40, 45, 50 ns
■
低 电源 消耗
■
读-modify-写, ras-仅有的 refresh,
CAS
-在之前-ras refresh 能力
■
refresh 间隔: 512 循环/8 ms
■
单独的 5v
±
10% 电源 供应
■
有 在 24-管脚 300 mil 塑料 插件,
26/24-管脚 300 mil soj, 和 28-管脚 tsop-i
包装
描述
这 v53c8256h 是 一个 高 速 262,144 x 8 位
cmos 动态 随机的 进入 记忆. 这
v53c8256h 提供 一个 结合体 的 特性: 快
页 模式 为 高 数据 带宽, 快 usable
速, cmos 备用物品 电流.
所有 输入 和 输出 是 ttl 兼容. 输入
和 输出 capacitances 是 significantly lowered 至
准许 增加 系统 效能. 快 页
模式 运作 准许 随机的 进入 的 向上 至 512
(x8) 位 在里面 一个 行 和 循环 时间 作 短的 作 21
ns. 因为 的 静态的 电路系统, 这 cas
时钟 是 不
在 这 核心的 定时 path. 这 流动-通过 column
地址 latches 准许 地址 pipelining 当 re-
laxing 许多 核心的 系统 定时 (所需的)东西 为
快 usable 速. 这些 特性 制造 这
v53c8256h ideally suited 为 graphics, 数字的 sig-
nal 处理 和 高 效能 computing
系统.
设备 用法 chart
运行
温度
范围
包装 外形 进入 时间 (ns) 电源
温度
MarkP K T 50 60 70 标准.
0
°
c 至 70
°
C•••••• • Blank