sprs078f – 九月 1998 – 修订 将 2000
1
邮递 办公室 盒 1443
•
houston, 德州 77251–1443
先进的 multibus architecture 和 三
独立的 16-位 数据 记忆 buses 和
一个 程序 记忆 总线
40-位 arithmetic 逻辑 单位 (alu)
包含 一个 40-位 barrel shifter 和 二
独立 40-位 accumulators
17-
×
17-位 并行的 乘法器 结合 至 一个
40-位 专心致志的 adder 为 非-pipelined
单独的-循环 乘以/accumulate (mac)
运作
对比, 选择, 和 store 单位 (cssu) 为
这 增加/对比 选择 的 这 viterbi
运行器
exponent encoder 至 计算 一个
exponent 值 的 一个 40-位 accumulator
值 在 一个 单独的 循环
二 地址 发生器 和 第八
auxiliary 寄存器 和 二 auxiliary
寄存器 arithmetic 单位 (araus)
数据 总线 和 一个 总线 holder 特性
地址 总线 和 一个 总线 holder 特性
扩展 寻址 模式 为 8m
×
16-位
最大 addressable 外部 程序
空间
192K
×
16-位 最大 addressable
记忆 空间 (64k words 程序,
64k words 数据, 和 64k words i/o)
在-碎片 只读存储器 和 一些 configurable 至
程序/数据 记忆
双-进入 在-碎片 内存
单独的-进入 在-碎片 内存
单独的-操作指南 repeat 和
块-repeat 行动 为 程序 代号
块-记忆-move 说明 为 更好的
程序 和 数据 管理
说明 和 一个 32-位 长 文字
Operand
说明 和 二- 或者 三-operand
读
arithmetic 说明 和 并行的 store
和 并行的 加载
conditional store 说明
快 返回 从 中断
在-碎片 peripherals
– 软件-可编程序的 wait-状态
发生器 和 可编程序的 bank
切换
– 在-碎片 阶段-锁 循环 (pll) 时钟
发生器 和 内部的 振荡器 或者
外部 时钟 源
– 时间-分隔 多路复用 (tdm) 串行
端口
– 缓冲 串行 端口 (bsp)
– 8-位 并行的 host 端口 接口 (hpi)
– 一个 16-位 计时器
– 外部-输入/输出 (xio) 止 控制
至 使不能运转 这 外部 数据 总线,
地址 总线 和 控制 信号
电源 消耗量 控制 和 idle1,
idle2, 和 idle3 说明 和
电源-向下 模式
clkout 止 控制 至 使不能运转 clkout
在-碎片 scan-为基础 emulation 逻辑,
ieee 标准 1149.1
†
(jtag) boundary scan
逻辑
12.5-ns 单独的-循环 fixed-要点
操作指南 执行 时间 (80 mips) 为
3.3-v 电源 供应)
10-ns 单独的-循环 fixed-要点 操作指南
执行 时间 (100 mips) 为 3.3-v 电源
供应 (2.5-v 核心)
8.3-ns 单独的-循环 fixed-要点 操作指南
执行 时间 (120 mips) 为 3.3-v 电源
供应 (2.5-v 核心) (产品 预告(展) 数据)
有 在 一个 144-管脚 塑料 薄的 四方形
flatpack (tqfp) (pge 后缀) 和 一个 144-管脚
球 grid 排列 (bga) (ggu 后缀)
便条:
这 数据 提供 在 这个 数据 薄板 为 这 8.3-ns, 120 mips 设备 是 考虑 至 是
产品 预告(展) 数据 作 这 设备 有 不 完成 可靠性 效能 资格
测试 符合 至 德州仪器 质量 系统 规格.
请 是 知道 那 一个 重要的 注意 涉及 有效性, 标准 保用单, 和 使用 在 核心的 产品 的
德州 器械 半导体 产品 和 免责声明 附之 呈现 在 这 终止 的 这个 数据 薄板.
版权
2000, 德州 器械 组成公司的
†
ieee 标准 1149.1-1990 标准-测试-进入 端口 和 boundary scan architecture.