W24L010A
128K
×
8 高 速 cmos static 内存
发行 释放 日期: 九月 1999
-1-修订 a2
一般 描述
这 w24l010a 是 一个 高 速, 低 电源 cmos 静态的 内存 有组织的 作 131072
×
8 位 那
运作 在 一个 单独的 3.3-volt 电源 供应. 这个 设备 是 制造的 使用 winbond's 高
效能 cmos 技术.
FEATURES
•
高 速 进入 时间:10/12/15 ns (最大值.)
•
低 电源 消耗量:
−
起作用的: 300 mw (典型值.)
•
单独的 +3.3v 电源 供应
•
全部地 static 运作
•
所有 输入 和 输出 直接地 ttl/lvttl
兼容
•
三-状态 输出
•
有 包装: 32-管脚 300 mil soj,
skinny 插件 和 tsop
管脚 configuratiions
V
A8
A9
我们
1
2
3
4
5
24
25
26
27
28
NC
A7
A6
A5
A12
A4
A3
A2
A1
6
7
8
9
20
21
22
23
A11
OE
一个10
CS1
I/O8
I/O7
I/O6
I/O5
10
11
12
13
16
17
18
19
A0
I/O2
I/O3
I/O1
14
15
I/O4
A13
V
A14
A16
32
31
30
29
A15
CS2
DD
SS
1
2
3
4
5
6
7
8
9
11
12
14
15
16
A15
A12
A7
A6
A5
A4
A3
A2
A1
V
CS2
我们
A13
A8
OE
A10
CS1
i/o7
i/o6
i/o5
i/o4
DQ3
DD
32-管脚
TSOP
A11
A9
NC
32
31
30
29
27
26
25
24
23
22
21
20
19
18
17
A14
i/o8
A16
V
SS
DQ2
DQ1
10
13 A0
28
块 图解
A0
.
CS1
A16
我们
i/o1
i/o8
OE
C O RE
V
V
.
.
数据 i/o
排列
解码器
核心
CS2
.
控制
DD
SS
管脚 描述
标识 描述
A0
−
A16
地址 输入
i/o1
−
i/o8
数据 输入/输出
CS1
, cs2
碎片 选择 输入
我们
写 使能 输入
OE
Output 使能 输入
V
DD
电源 供应
V
SS
地面
NC 非 连接