w83195r-08
150mhz 4-dimm 时钟
发行 释放 日期: 三月. 1999
-1- 修订 0.30
1.0 一般 描述
这 w83195r-08 是 一个 时钟 synthesizer 这个 提供 所有 clocks 必需的 为 高-速 risc 或者
cisc 微处理器 此类 作 intel pentium ii. w83195r-08 提供 十六 cpu/pci 发生率
这个 是 externally 可选择的 和 平整的 transitions. w83195r-08 也 提供 17 sdram clocks
控制 用 这 毫无-延迟 缓存区_在 管脚.
这 w83195r-08 accepts 一个 14.318 mhz 涉及 结晶 作 它的 输入 和 runs 在 一个 3.3v 供应.
展开 spectrum 建造 在 在
¡Ó
0.5% 或者
¡Ó
0.25% 至 减少 emi. 可编程序的 stopping 单独的
时钟 输出 和 频率 选择 通过 i
2
c 接口. 这 设备 满足 这 pentium 电源-向上
stabilization, 这个 需要 cpu 和 pci clocks 是 稳固的 在里面 2 ms 之后 电源-向上. 使用 双
函数 管脚 为 这 slots(isa, pci, cpu, dimm) 是 不 recommend. 这 增加 在 cards 将 有 一个
拉 向上 或者 拉 向下.
高 驱动 七 pci 和 sdram 时钟 输出 典型地 提供 更好 比 1 v /ns 回转 比率
在 30 pf 负载. 二 cpu 时钟 输出 典型地 提供 更好的 比 1 v /ns 回转 比率 在 20 pf
负载, 当 维持 50
¡Ó
5% 职责 循环. 这 fixed 频率 输出, 此类 作 ref, 24mhz 和
48 mhz 提供 更好的 比 0.5v /ns 回转 比率.
2.0 产品 特性
•
支持 pentium
ii cpu 和 i
2
c.
•
3 cpu clocks (一个 自由-运动 cpu 时钟)
•
17 sdram clocks 为 4 dims
•
7 pci 同步的 clocks
•
二 ioapic clocks 为 multiprocessor 支持
•
optional 单独的 或者 mixed 供应:
(vddq1=vddq2 = vddq3 = vddq4 = vddl1 =vddl2= 3.3v) 或者 (vddq1= vddq2 = vddq3=vddq4 =
3.3v, vddl1 = vdql2 = 2.5v)
•
< 250ps skew among cpu 和 sdram clocks
•
< 250ps skew among pci clocks
•
< 5ns 传播 延迟 sdram 从 缓存区 输入
•
skew 从 cpu(早期) 至 pci 时钟 -1 至 4ns, 中心 2.6ns.
•
平整的 频率 转变 和 selections 从 50 mhz 至 133 mhz cpu
•
I
2
c 2-线 串行 接口 和 i
2
c 读 后面的
•
¡Ó
0.25% 或者
¡Ó
0.5% 中心 类型 展开 spectrum 函数 至 减少 emi
•
可编程序的 寄存器 至 使能/停止 各自 输出 和 选择 模式
(模式 作 触发-状态 或者 正常的 )
•
模式 管脚 为 电源 管理
•
一个 48 mhz 为 usb &放大; 一个 24 mhz 为 超级的 i/o
•
56-管脚 ssop 包装