X25040
1
4K
X25040
512 x 8 位
©xicor, 公司 1994, 1995, 1996 专利权 pending 特性 主题 至 改变 没有 注意
6451-3.6 6/10/96 t5/c1/d0 ns
直接 write™ 和 块 lock™ 保护 是 一个 商标 的 xicor, 公司
特性
•
1mhz 时钟 比率
•
spi 模式 (0,0 &放大; 1,1)
•
512 x 8 位
—4 字节 页 模式
•
低 电源 cmos
—150
µ
一个 备用物品 电流
—3ma 起作用的 电流
•
2.7v 至 5.5v 电源 供应
•
块 锁 保护
—protect 1/4, 1/2 或者 所有 的 e
2
prom 排列
•
建造-在 inadvertent 写 保护
—power-向上/电源-向下 保护 电路系统
—write 获得
—write 保护 管脚
•
自-安排时间 写 循环
—5ms 写 循环 时间 (典型)
•
高 可靠性
—endurance: 100,000 循环 每 字节
—data 保持: 100 年
—esd 保护: 2000v 在 所有 管脚
•
8-含铅的 pdlp 包装
•
8-含铅的 soic 包装
描述
这 x25040 是 一个 cmos 4096-位 串行 e
2
prom, inter-
nally 有组织的 作 512 x 8. 这 x25040 特性 一个 串行
附带的 接口 (spi) 和 软件 协议 准许-
ing 运作 在 一个 简单的 三-线 总线. 这 总线
信号 是 一个 时钟 输入 (sck) 加 独立的 数据 在 (si)
和 数据 输出 (所以) 线条. 进入 至 这 设备 是 con-
trolled 通过 一个 碎片 选择 (
CS
) 输入, 准许 任何
号码 的 设备 至 share 这 一样 总线.
这 x25040 也 特性 二 额外的 输入 那
提供 这 终止 用户 和 增加 flexibility. 用 asserting
这
支撑
输入, 这 x25040 将 ignore transitions 在 它的
输入, 因此 准许 这 host 至 维护 高等级的 priority
中断. 这
WP
输入 能 是 使用 作 一个 hardwire 输入
至 这 x25040 disabling 所有 写 attempts, 因此 供应
一个 mechanism 为 限制的 终止 用户 能力 的 altering
这 记忆.
这 x25040 运用 xicor’s 专卖的 直接 write™
cell, 供应 一个 最小 忍耐力 的 100,000 循环
每 字节 和 一个 最小 数据 保持 的 100 年.
COMMAND
DECODE
和
控制
逻辑
写
控制
和
定时
逻辑
写
保护
逻辑
x decode
逻辑
512 字节
排列
32 x 32
y decode
数据 寄存器
32 x 32
64 x 32
所以
SI
SCK
CS
支撑
WP
32
32
64
84
状态
寄存器
6451 fhd f01
函数的 图解
一个
PPLICATION
N
OTES
有
an9 • an18 • an31 • an37 • an40
spi 串行 e
2
prom 和 块 锁
TM
保护