5-521
快 和 ls ttl 数据
octal transparent 获得
和 3-状态 输出;
octal d-类型 flip-flop
和 3-状态 输出
这 sn54/74ls373 组成 的 第八 latches 和 3-状态 输出 为 总线
有组织的系统 产品. 这 flip-flops 呈现 transparent 至 这数据
(数据改变 asynchronously) 当 获得 使能 (le) 是 高. 当 le是
低,这 数据 那 满足 这 建制 时间 是 latched. 数据 呈现 在 这 总线
当这 输出 使能 (oe
)是 低. 当 oe是 高 这 总线 输出 是 在
这 高 阻抗 状态.
这SN54/74ls374 是 一个 高-速, 低-电源 octal d-类型 flip-flop fea-
turing独立的 d-类型 输入 为 各自 flip-flop 和 3-状态 输出为 总线 ori-
ented产品. 一个 buffered 时钟 (cp) 和 输出 使能 (oe) 是 一般
至所有 flip-flops. 这 sn54/74ls374 是 制造的 使用 先进的 低
电源 肖特基技术 和 是 兼容 和 所有 motorola ttl families.
•
第八 latches 在 一个 单独的 包装
•
3-状态 输出 为 总线 接合
•
hysteresis 在 获得 使能
•
边缘-triggered d-类型 输入
•
缓冲 积极的 边缘-triggered 时钟
•
hysteresis 在 时钟 输入 至 改进 噪音 余裕
•
输入 clamp 二极管 限制 高 速 末端 影响
管脚 names 加载
(便条 一个)
高 低
D
0
– D
7
LE
CP
OE
O
0
– O
7
数据 输入
获得 使能 (起作用的 高) 输入
时钟 (起作用的 高 going 边缘) 输入
输出 使能 (起作用的 低) 输入
输出 (便条 b)
0.5 u.l.
0.5 u.l.
0.5 u.l.
0.5 u.l.
65 (25) u.l.
0.25 u.l.
0.25 u.l.
0.25 u.l.
0.25 u.l.
15 (7.5) u.l.
注释:
一个)1 ttl 单位 加载 (u.l.) = 40
µ
一个 高/1.6 毫安 低.
b) 这 输出 低 驱动 因素 是 7.5 u.l. 为 军队 (54) 和 25 u.l. 为 商业的
(74) temperature 范围. 这 输出 高 驱动 因素 是 25 u.l. 为 军队 (54) 和
65 u.l. 为 商业的 (74) temperature 范围.
连接 图解 插件
(顶 视图)
SN54/74LS373
SN54/74LS374
18 17 16 15 14 13
1 2 3 4 5 6
7
20 19
8
V
CC
OE
O
7
D
7
D
6
O
6
D
5
O
5
D
4
O
0
D
0
D
1
O
1
O
2
D
2
D
3
9 10
O
3
地
12
O
4
LE
18 17 16 15 14 13
1 2 3 4 5 6
7
20 19
8
V
CC
OE
O
7
D
7
D
6
O
6
D
5
O
5
D
4
O
0
D
0
D
1
O
1
O
2
D
2
D
3
9 10
O
3
地
12 11
O
4
CP
便条:
这 flatpak 版本
有 这 一样 pinouts
(连接 图解) 作
这 双 在-线条 包装.
11
SN54/74LS373
SN54/74LS374
octal transparent 获得
和 3-状态 输出;
octal d-类型 flip-flop
和 3-状态 输出
低 电源 肖特基
订货 信息
SN54LSXXXJ 陶瓷的
SN74LSXXXN 塑料
SN74LSXXXDW SOIC
20
1
j 后缀
陶瓷的
情况 732-03
20
1
n 后缀
塑料
情况 738-03
20
1
dw 后缀
SOIC
情况 751d-03