7-851
提醒: 这些 设备 是 敏感的 至 静电的 释放; follow 恰当的 ic 处理 程序.
1-888-intersil 或者 321-724-7143 | 版权 © intersil 公司 1999
CD4035BMS
cmos 4 -平台 并行的
在/并行的 输出 变换 寄存器
描述
cd4035bms 是 一个 四 平台 clocked 信号 串行 寄存器
和 provision 为 同步的 并行的 输入 至 各自
平台 和 串行 输入 至 这 first 平台 通过 j
k 逻辑. reg-
ister stages 2, 3, 和 4 是 结合 在 一个 串行 d flip-flop con-
figuration 当 这 寄存器 是 在 这 串行 模式
(并行的/串行 控制 低).
并行的 entry 在 各自 寄存器 平台 是 permitted 当 这
并行的/串行 控制 是 高.
在 这 并行的 或者 串行 模式 信息 是 transferred 在
积极的 时钟 transitions.
当 这 真实/complement 控制 是 高, 这 真实
内容 的 这 寄存器 是 有 在 这 输出 terminals.
当 这 真实/complement 控制 是 低, 这 输出
是 这 complements 的 这 数据 在 这 寄存器. 这 真实/
complement 控制 功能 asynchronously 和
遵守 至 这 时钟 信号.
J
k 输入 逻辑 是 提供 在 这 first 平台 串行 输入 至
降低 逻辑 (所需的)东西 特别 在 counting 和
sequence-一代 产品. 和 j
k 输入 连接
一起, 这 first 平台 变为 一个 d flip-flop. 一个 asynchro-
nous 一般, 重置 是 也 提供.
这 cd4035bms 序列 类型 是 有提供的 在 这些 16 含铅的
外形 包装
braze seal 插件 H4T
frit seal 插件 H1F
陶瓷的 flatpack H6W
特性
•j -k 串行 输入 和 真实/complement 输出
• 高 电压 类型 (20v 比率)
• 4-平台 clocked 变换 运作
• 同步的 并行的 entry 在 所有 4 stages
•J
k 输入 在 第一 平台
• 异步的 真实/complement 控制 在 所有 输出-
puts
• 静态的 flip-flop 运作; 主控-从动装置 configura-
tion
• 缓冲 输入 和 输出
• 高 速 运作 12mhz (典型值) 在 vdd = 10v
• 100% 测试 为 安静的 电流 在 20v
• standardized, 对称的 输出 特性
• 5v, 10v 和 15v 参数 比率
• 满足 所有 (所需的)东西 的 电子元件工业联合会 tentative 标准
号码 13a, “standard specifications 为 描述
的 ‘b’ 序列 cmos devices”
产品
• counters, 寄存器
- arithmetic-单位 寄存器
- 变换 left/变换 正确的 寄存器
- 串行-至-并行的/并行的-至-串行 conversions
• sequence 一代
• 控制 电路
• 代号 转换
12月 1992
文件 号码
3308
引脚
CD4035BMS
顶 视图
14
15
16
9
13
12
11
10
1
2
3
4
5
7
6
8
q1/q1
真实/
K
J
重置
时钟
VSS
p/s
VDD
q3/
Q3
q4/Q4
pi-4
pi-3
pi-2
pi-1
q2/
Q2
竞赛.
函数的 图解
并行的 在
4
3
6
7
2
5
J
K
CLK
p/s
t/c
重置
vdd = 16
vss = 8
9
1
10
2
11
3
12
4
1 151413
q1/Q1 q2/q2 q3/q3 q4/Q4
t/c 输出
4-平台 寄存器
SER
在
第一 平台 真实 表格
CL
tn-1 (输入)
tn
(输出)
J K R qn-1 Qn
0X0 0 0
1X0 0 1
X00 1 0
1 0 0 qn-1 qn-1
Toggle
模式
X10 1 1
X X 0 qn-1 qn-1
X
XX1 X 0