© 2000 仙童 半导体 公司 DS006418 www.fairchildsemi.com
8月 1986
修订 march 2000
dm74ls259 8-位 addressable latches
DM74LS259
8-位 addressable latches
一般 描述
这些 8-位 addressable latches 是 设计 为 一般
目的 存储 产品 在 数字的 系统. 明确的
使用 包含 working 寄存器, 串行-支持 寄存器,
和 起作用的-高 decoders 或者 demultiplexers. 它们 是 mul-
tifunctional 设备 有能力 的 storing 单独的-线条 数据 在
第八 addressable latches, 和 正在 一个 1-的-8 解码器 或者
demultiplexer 和 起作用的-高 输出.
四 distinct 模式 的 运作 是 可选择的 用 控制-
ling 这 clear 和 使能 输入 作 enumerated 在 这 func-
tion 表格. 在 这 addressable-获得 模式, 数据 在 这 数据-
在 终端 是 写 在 这 addressed 获得. 这
addressed 获得 将 follow 这 数据 输入 和 所有 unad-
dressed latches remaining 在 它们的 previous states. 在 这
记忆 模式, 所有 latches 仍然是 在 它们的 previous states
和 是 unaffected 用 这 数据 或者 地址 输入. 至 elimi-
nate 这 possibility 的 进去 erroneous 数据 在 这
latches, 这 使能 应当 是 使保持 高 (inactive) 当
这 地址 线条 是 changing. 在 这 1-的-8 解码 或者
demultiplexing 模式, 这 addressed 输出 将 follow 这
水平的 的 这 d 输入 和 所有 其它 输出 低. 在 这 clear
模式, 所有 输出 是 低 和 unaffected 用 这 地址
和 数据 输入.
特性
■
8-位 并行的-输出 存储 寄存器 执行 串行-至-par-
allel 转换 和 存储
■
异步的 并行的 clear
■
起作用的 高 解码器
■
使能/使不能运转 输入 使简化 expansion
■
直接 替换 为 仙童 dm9334
■
expandable 为 n-位 产品
■
四 distinct 函数的 模式
■
典型 传播 延迟 时间:
使能-至-输出 18 ns
数据-至-输出 16 ns
地址-至-输出 21 ns
clear-至-输出 17 ns
■
风扇-输出
I
OL
(下沉 电流) 8 毫安
I
OH
(源 电流)
−
0.4 毫安
■
典型值ical i
CC
22 毫安
订货 代号:
设备 也 有 在 录音带 和 卷轴. 具体说明 用 appending 这 后缀 letter “x” 至 这 订货 代号.
顺序 号码 包装 号码 包装 描述
DM74LS259M M16A 16-含铅的 小 外形 整体的 电路 (soic), 电子元件工业联合会 ms-012, 0.150 narrow
DM74LS259WM M16B 16-含铅的 小 外形 intergrated 电路 (soic), 电子元件工业联合会 ms-013, 0.300 宽
DM74LS259N N16E 16-含铅的 塑料 双-在-线条 包装 (pdip), 电子元件工业联合会 ms-001, 0.300 宽