2k x 8 静态的 内存
CY7C128A
Cypress 半导体 公司
• 3901 北 第一 街道 • San Jose • CA 95134 • 408-943-2600
12月 1988 – 修订 12月 1992
1cy 7 c12 8a
特性
• 自动 电源-向下 当 deselected
• cmos 为 最佳的 速/电源
• 高 速
—15 ns
• 低 起作用的 电源
— 440 mw (商业的)
— 550 mw (军队)
• 低 备用物品 电源
— 110 mw
• ttl-兼容 输入 和 输出
• 有能力 的 承受 更好 比 2001v electro-
静态的 释放
•V
IH
的 2.2v
函数的 描述
这 cy7c128a 是 一个 高-每formance cmos 静态的 内存 或者-
ganized 作 2048 words 用 8 bits. 容易 记忆 expansion 是
提供 用 一个 起作用的 低 碎片使能 (ce
), 和 起作用的 低
输出 使能 (oe
) 和 三-状态 驱动器. 这 cy7C128A
有 一个 自动 电源-向下特性, 减少 这 电源
消耗量 用 83% 当 deselected.
writing 至 这 设备 是 accomplished当 这 chip 使能
(ce
) 和 写 使能 (我们) 输入 是 两个都 低.
数据 在 这 第八 i/o 管脚 (i/o
0
通过 i/o
7
) 是 写 在 这
记忆 location 指定 在 这 地址 管脚 (一个
0
通过
一个
10
).
读 这 设备 是 accomplished 用 带去 碎片 使能
(ce
) 和 输出 使能 (oe) 低 当 写 使能 (我们) 仍然是
高. 下面 这些 情况, 这 内容 的 这 记忆 location
指定 在 这 地址 管脚 将 呈现 在 这 第八 i/o 管脚.
这 i/o 管脚 仍然是 在 高-阻抗 状态 当 碎片 使能
(ce
) 或者 输出 使能 (oe) 是 高 或者 写 使能 (我们) 是 低.
这 cy7c128a 运用 一个 消逝 coat 至 insure alpha 免除.
逻辑 块 图解
管脚
配置
C128A–1
一个
1
一个
2
一个
4
一个
5
一个
6
COLUMN
解码器
输入 缓存区
电源
向下
我们
OE
i/o
0
CE
i/o
1
i/o
2
i/o
3
顶 视图
LCC
1
2
3
4
5
6
7
8
9
10
11
14
15
16
20
19
18
17
21
24
23
22
顶 视图
插件/soj
12
13
一个
6
一个
5
一个
4
一个
3
我们
V
CC
一个
8
一个
9
一个
10
i/o
5
i/o
4
i/o
3
C128A–2
一个
7
i/o
0
i/o
1
CE
OE
128 x 16 x 8
排列
i/o
7
i/o
6
i/o
5
i/o
4
7C128A
一个
0
C128A–3
一个
3
一个
7
一个
8
一个
9
一个
10
24
4
5
6
7
8
9
10
321 23
11 12 13 14 15
22
21
20
19
18
17
16
7C128A
一个
4
一个
3
一个
2
一个
1
我们
CE
一个
0
一个
9
i/o
2
地
i/o
7
i/o
6
一个
2
一个
1
一个
0
OE
一个
10
i/o
7
i/o
6
i/o
0
i/o
1
选择 手册
7C128A–15 7C128A–20 7C128A–25 7C128A–35 7C128A–45
最大 进入 时间 (ns) 15 20 25 35 45
最大 运行
电流 (毫安)
商业的 120 100 100 100
军队 125 125 100 100
最大 备用物品
电流 (毫安)
商业的 40/40 40/20 20 20
军队 40/20 40 20 20