© 2000 仙童 半导体 公司 DS006331 www.fairchildsemi.com
october 1986
修订 march 2000
dm74as874 双 4-位 d-类型 边缘-triggered flip-flop
DM74AS874
双 4-位 d-类型 边缘-triggered flip-flop
一般 描述
这些 双 4-位 反相的 寄存器 特性 totem-柱子 3-
状态 输出 设计 specifically 为 驱动 高级地-
电容的 或者 相当地 低-阻抗 负载. 这 高-
阻抗 状态 和 增加 高-逻辑-水平的 驱动 pro-
vide 这些 寄存器 和 这 能力 的 正在 连接
直接地 至 和 驱动 这 总线 线条 在 一个 总线-有组织的 sys-
tem 没有 需要 为 接口 或者 拉-向上 组件. 它们
是 特别 attractive 为 implementing 缓存区 寄存器,
i/o 端口, 双向的 总线 驱动器, 和 working 寄存器.
这 第八 flip-flops 的 这 dm74as874 是 边缘-triggered
d-类型 flip-flops. 在 这 积极的 转变 的 这 时钟, 这
q 输出 将 是 设置 至 这 逻辑 states 那 是 设置 向上 在
这 d 输入.
一个 缓冲 输出 控制 输入 能 是 使用 至 放置 这
第八 输出 在 也 一个 正常的 逻辑 状态 (高 或者 低
逻辑 水平) 或者 一个 高-阻抗 状态. 在 这 高-imped-
ance 状态 这 输出 neither 加载 也不 驱动 这 总线 线条
significantly.
这 输出 控制 做 不 影响 这 内部的 运作 的
这 flip-flops. 那 是, 这 old 数据 能 是 retained 或者 新
数据 能 是 entered 甚至 当 这 输出 是 止.
这 引脚 是 arranged 至 使容易 打印 电路 板 布局.
所有 数据 输入 是 在 一个 一侧 的 这 包装, 当 所有
输出 是 在 这 其它 一侧.
特性
■
切换 规格 在 50 pf
■
切换 规格 有保证的 在 全部 tempera-
ture 和 v
CC
范围
■
先进的 oxide-分开的, ion-implanted 肖特基 ttl
处理
■
3-状态 缓存区-类型 输出 驱动 总线 线条 直接地
■
空间 节省 300 mil 宽 包装
■
总线 structured 引脚
订货 代号:
设备 也 有 在 录音带 和 卷轴. 具体说明 用 appending 这 后缀 letter “x” 至 这 订货 代号.
连接 图解
顺序 号码 包装 号码 包装 描述
DM74AS874WM M24B 24-含铅的 小 外形 整体的 电路 (soic), 电子元件工业联合会 ms-013, 0.300 宽
DM74AS874NT N24C 24-含铅的 塑料 双-在-线条 包装 (pdip), 电子元件工业联合会 ms-100, 0.300 宽