motorola inc., 1994
MOTOROLA
产品 信息
半导体
顺序 这个 文档 用
dsp56002p/d
DSP56002
DSP56L002
产品 brief
24-位 数字的 信号 处理器
这 dsp56002 和 这 dsp56l002 是 mpu-样式 一般 目的 数字的 信号 processors
(dsps), composed 的 一个 efficient 24-位 数字的 信号 处理器 核心, 程序 和 数据 memories,
各种各样的 peripherals, 和 支持 电路系统. 这 56000-家族-兼容 dsp 核心 是 喂养 用 在-
碎片 程序 内存, 二 独立 数据 rams, 和 二 数据 roms 和 sine 和 一个-law 和
µ
-law tables. 这 dsp56002/l002 包含 一个 串行 交流 接口 (sci), 同步的
串行 接口 (ssi), 并行的 host 接口 (hi), 计时器/事件 计数器, phase-locked 循环
(pll), 和 在-碎片 emulation (once™) 端口. 这个 结合体 的 features, illustrated 在 图示 1,
制造 这 dsp56002/l002 一个 费用-有效的, 高-效能 解决方案 为 高-精确 general-
目的 数字的 信号 处理.
图示 1
dsp56002/l002 块 图解
地址
16
y 数据
记忆
256
×
24 内存
256
×
24 只读存储器
x 数据
记忆
256
×
24 内存
256
×
24 只读存储器
程序
记忆
512
×
24 内存
64
×
24 只读存储器
程序 控制 单位
24-位
56000 dsp
核心
OnCE
TM
端口
PLL
时钟
gen.
1
24-位
计时器 /
事件
计数器
6
同步.
串行
(ssi)
或者 i/o
3
串行
comm.
(sci)
或者 i/o
15
Host
接口
(hi)
或者 i/o
16-位 总线
24-位 总线
外部
地址
总线
转变
数据
24
外部
数据
总线
转变
控制
10
总线
控制
数据 alu
24
×
24 + 56
→
56-位 mac
二 56-位 accumulators
GDB
PDB
XDB
YDB
PA B
XAB
YAB
中断
控制
程序
Decode
控制
程序
地址
发生器
3
IRQ
47
内部的
数据
总线
转变
地址
一代
单位
(激励) (一个-law /
µ
-law) (sine)
motorola reserves 这 正确的 至 改变 或者 停止 这个 产品 没有 注意.
F
r
e
e
s
c
一个
l
e
S
e
m
i
c
o
n
d
u
c
t
o
r
,
I
freescale 半导体, 公司
为 更多 信息 在 这个 产品,
go 至: www.freescale.com
n
c
.
.
.