8442AY
www.icst.com/产品/hiperclocks.html
rev. c july 8, 2004
1
整体的
电路
系统, 公司
ICS8442
700MH
Z
, c
RYSTAL
O
SCILLATOR
-
至
-d
IFFERENTIAL
lvds f
REQUENCY
S
YNTHESIZER
G
ENERAL
D
ESCRIPTION
这 ics8442 是 一个 一般 目的, 双 输出
结晶-至-差别的 lvds 高 频率
synthesizer 和 一个 成员 的 这 hiperclockS™
家族 的 高 效能 时钟 解决方案 从
ics. 这 ics8442 有 一个 可选择的 测试_clk
或者 结晶 输入. 这 测试_clk 输入 accepts lvcmos 或者
lvttl 输入 水平 和 translates 它们 至 lvds 水平. 这
vco 运作 在 一个 频率 范围 的 250mhz 至 700mhz. 这
vco 频率 是 编写程序 在 步伐 equal 至 这 值 的
这 输入 涉及 或者 结晶 频率. 这 vco 和 输出
频率 能 是 编写程序 使用 这 串行 或者 并行的 inter-
面向 至 这 配置 逻辑. 这 低 阶段 噪音 characteris-
tics 的 这 ics8442 制造 它 一个 完美的 时钟 源 为 gigabit
ethernet 和 sonet 产品.
B
锁
D
IAGRAM
P
在
一个
SSIGNMENT
F
EATURES
•
双 差别的 lvds 输出
•
可选择的 结晶 振荡器 接口 或者
lvcmos/lvttl 测试_clk
•
输出 频率 范围: 31.25mhz 至 700mhz
•
结晶 输入 频率 范围: 10mhz 至 25mhz
•
vco 范围: 250mhz 至 700mhz
•
并行的 或者 串行 接口 为 程序编制 计数器
和 输出 dividers
•
rms 时期 jitter: 2.7ps (典型)
•
循环-至-循环 jitter: 18ps (典型)
•
3.3v 供应 电压
•
0°c 至 85°c 包围的 运行 温度
•
“lead-free” 包装 有
32 31 30 29 28 27 26 25
9 10 11 12 13 14 15 16
1
2
3
4
5
6
7
8
24
23
22
21
20
19
18
17
XTAL1
测试_clk
xtal_sel
V
DDA
s_加载
s_数据
s_时钟
MR
M5
M6
M7
M8
N0
N1
nc
地
地
nFOUT0
FOUT0
V
DD
nFOUT1
FOUT1
V
DD
测试
XTAL2
np_加载
vco_sel
M0
M1
M2
M3
M4
32-含铅的 lqfp
7mm x 7mm x 1.4mm 包装 身体
y 包装
顶 视图
ICS8442
HiPerClockS™
ICS
OSC
vco_sel
xtal_sel
测试_clk
XTAL1
XTAL2
s_加载
s_数据
s_时钟
np_加载
m0:m8
n0:n1
VCO
PLL
FOUT0
nFOUT0
FOUT1
nFOUT1
测试
配置
接口
逻辑
÷
M
0
1
0
1
阶段 探测器
÷
1
÷
2
÷
4
÷
8
MR