整体的
电路
系统, 公司
ICS932S208
0743d—07/07/04
管脚 配置
推荐 应用:
ck409b 时钟, intel 黄 覆盖 部分, server 产品
输出 特性:
• 4 - 0.7v 电流-模式 差别的 cpu pairs
• 1 - 0.7v 电流-模式 差别的 src 一双
• 7 - pci (33mhz)
• 3 - pciclk_f, (33mhz) 自由-运动
• 1 - usb, 48mhz
• 1 - 点, 48mhz
• 2 - ref, 14.318mhz
• 4 - 3v66, 66.66mhz
• 1 - vch/3v66, 可选择的 48mhz 或者 66mhz
关键 规格:
• cpu/src 输出 循环-循环 jitter < 125ps
• 3v66 输出 循环-循环 jitter < 250ps
• pci 输出 循环-循环 jitter < 250ps
• cpu 输出 skew: < 100ps
• +/- 300ppm 频率 精度 在 cpu &放大; src clocks
可编程序的 定时 控制 hub™ 为 next gen p
4
™ 处理器
符合实际
特性/益处:
• 支持 tight ppm 精度 clocks 为 串行-ata
• 支持 展开 spectrum 调制, 0 至 -0.5%
向下 展开 和 +/- 0.25% 中心 展开
• 支持 cpu clks 向上 至 400mhz 在 测试 模式
• 使用 外部 14.318mhz 结晶
56-管脚 ssop &放大; tssop
B6b5 fs_一个 fs_b
CPU
MHz
SRC
MHz
3V66
MHz
PCI
MHz
REF
MHz
U
sb/点
MHz
0 0 100 100/200 66.66 33.33 14.318 48.00
0 MID ref/n
0
ref/n
1
ref/n
2
ref/n
3
ref/n
4
ref/n
5
0 1 200 100/200 66.66 33.33 14.318 48.00
1 0 133 100/200 66.66 33.33 14.318 48.00
1 1 166 100/200 66.66 33.33 14.318 48.00
1 MID hi-z hi-z hi-z hi-z hi-z hi-z
0 0 200 100/200 66.66 33.33 14.318 48.00
0 1 400 100/200 66.66 33.33 14.318 48.00
1 0 266 100/200 66.66 33.33 14.318 48.00
1 1 333 100/200 66.66 33.33 14.318 48.00
0
1
REF0 1 56 fs_b
REF1 2 55 VDDA
VDDREF 3 54 GNDA
X1 4 53 地
X2 5 52 IREF
地 6 51 fs_一个
PCIclk_f0 7 50 CPUCLKT3
PCIclk_f1 8 49 CPUCLKC3
PCIclk_f2 9 48 VDDCPU
VDDPCI 10 47 CPUCLKT2
地 11 46 CPUCLKC2
PCICLK0 12 45 地
PCICLK1 13 44 CPUCLKT1
PCICLK2 14 43 CPUCLKC1
PCICLK3 15 42 VDDCPU
VDDPCI 16 41 CPUCLKT0
地 17 40 CPUCLKC0
PCICLK4 18 39 地
PCICLK5 19 38 SRCCLKT
PCICLK6 20 37 SRCCLKC
PD# 21 36 VDD
3v66_0 22 35 Vtt_pwrgd#
3v66_1 23 34 VDD48
VDD3V66 24 33 地
地 25 32 48MHz_点
3v66_2 26 31 48MHz_usb
3v66_3 27 30 SDATA
SCLK 28 29 3v66_4/vch
ICS932S208