5
LTC1257
典型 perforM一个Nce characTERISTICS
UW
C
L
(
µ
f)
0.01
涉及 补偿 阻抗 (
Ω
)
70
60
50
40
30
20
10
0
0.1 1
1257 g11
10 100
涉及 补偿
阻抗 vs c
L
broadband 噪音
pi fu ctio s
U
UU
地 (管脚 5):
地面.
ref (管脚 6):
这 输出 的 这 2.048v 涉及 和 这
输入 至 这 dac 电阻 ladder. 一个 外部 涉及 和
电压 从 2.475v 至 v
CC
– 2.7v 将 是 使用 至 override
这 内部的 涉及.
V
输出
(管脚 7):
这 缓冲 dac 输出 是 有能力 的
sourcing 2ma 在 温度 当 拉 在里面 2.7v
的 v
CC
. 这 输出 将 拉 至 地面 通过 一个 内部的
200
Ω
相等的 阻抗.
V
CC
(管脚 8):
这 积极的 供应 输入. 4.75v
≤
V
CC
≤
15.75v. 需要 一个 绕过 电容 至 地面.
clk (管脚 1):
这 ttl 水平的 输入 为 这 串行 接口
时钟.
D
在
(管脚 2):
这 ttl 水平的 输入 为 这 串行 接口 数据.
数据 在 这 d
在
管脚 是 latched 在 这 变换 寄存器 在 这
rising 边缘 的 这 串行 时钟.
加载 (管脚 3):
这 ttl 水平的 输入 为 这 串行 接口
加载 控制. 数据 是 承载 从 这 变换 寄存器 在 这
dac 寄存器, 因此 updating 这 dac 输出 当 加载 是
牵引的 低. 这 dac 寄存器 是 transparent 作 长 作
加载 是 使保持 低.
D
输出
(管脚 4):
这 输出 的 这 变换 寄存器 这个
变为 有效的 在 这 rising 边缘 的 这 串行 时钟. 这
D
输出
管脚 是 驱动 从 地 至 v
CC
用 一个 内部的 cmos
反相器. 多样的 ltc1257s 将 是 倾泻 用 连接-
ing 这 d
输出
管脚 至 这 d
在
管脚 的 这 next 碎片.
代号
0
dnl 错误 (lsbs)
0.5
0.0
–0.5
1024 2048 2560
1257 ta05
512 1536 3072 3584
4098
差别的 非线性 (dnl)
时间 = 5ms/div
0.1v/div
1257 g12
代号 = fffh
bw = 3hz 至 1mhz
增益 = 1100
×