首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:10075
 
资料名称:TLV320AIC22CPT
 
文件大小: 704.65K
   
说明
 
介绍:
DUAL VOICE OVER INTERNET PROTOCOL CODEC
 
 


: 点此下载
  浏览型号TLV320AIC22CPT的Datasheet PDF文件第23页
23
浏览型号TLV320AIC22CPT的Datasheet PDF文件第24页
24
浏览型号TLV320AIC22CPT的Datasheet PDF文件第25页
25
浏览型号TLV320AIC22CPT的Datasheet PDF文件第26页
26

27
浏览型号TLV320AIC22CPT的Datasheet PDF文件第28页
28
浏览型号TLV320AIC22CPT的Datasheet PDF文件第29页
29
浏览型号TLV320AIC22CPT的Datasheet PDF文件第30页
30
浏览型号TLV320AIC22CPT的Datasheet PDF文件第31页
31
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个

      
SPAS041B
october 2001
修订 january 2003
27
邮递 办公室 盒 655303
达拉斯市, 德州 75265
零 越过 块
这 零 越过 符合实际 (编写程序 在 寄存器 15 和 16) 应用 whenever 这 用户 改变 一个
前置放大器 或者 pga 增益 设置. 当 这 用户 wishes 至 改变 一个 增益 设置 在 一个 particular 频道 (模数转换器
或者 dac path), 这 changed 增益 takes 效应 当 这 信号 水平的 coming 从 这 particular 频道 crosses
一个 编写程序 门槛. 这 门槛 能 是 指定 在 寄存器 15 和 16 为 也 频道. 为 例子,
如果 这 用户 是 talking 在 这 handset 和 wishes 至 沉默的 它, 这 零 越过 块 checks 这 模数转换器 输入 至 看
whether 这 input falls 在里面 这 编写程序 范围 在之前 制造 这 沉默的 有效的 内部.这个 是 至 避免
噪音 如果 一个 sharp 改变 是 执行. 便条, 在 这 transmit path, 这 零 越过 块 checks 仅有的 这 模数转换器
输入 值. 如果 两个都 这 handset 和 这 microphone 是 在 使用 和 一个 模数转换器 频道, 和 这 用户 wishes 至
沉默的 仅有的 这 handset, 这 零 越过 块 做 不 阻止 噪音 当 噪声抑制 这 handset. 如果 这 用户
mutes 两个都 这 handset 和 这 microphone, 然后 零 越过 是 evaluated 合适的.
在 这 dac 一侧, 这 零 越过 是 有效的 在 一个 类似的 manner. 这 dac 输出 是 审查 至 看 whether
这 值 是 在里面 这 编写程序 范围. 这 沉默的 然后 变为 有效的 在 这 驱动器 在哪里 沉默的 有 被
选择.
deselecting 沉默的 是 带去 小心 的 在 这 一样 方法. 如果 这 用户 wants 至 deselect 沉默的, 这 tlv320aic22c
内部checks 至 看 如果 这 信号 水平的 是 在里面 这 编写程序 限制 和 然后 准许 这 设备 至 leave 沉默的.
内部, 一个改变 在 增益 设置 变为 有效的 仅有的 之后 这 信号 水平的 有 reached 一个 值 near 零.
如果 这 信号 做 不 交叉 这 编写程序 零-越过 门槛, 这 增益 改变 automatically occurs 之后
64/f
s
秒.
频道 抽样 比率
这 tlv320aic22c 能 是 配置 至 有 标准 抽样 比率 (8 khz 和 16 khz).
这 抽样 比率 (f
s
) 相等 这 框架 同步 比率 (fsync).
examples 的 主控 时钟 发生率, 和 这 derivations 的 这 抽样 比率, 位 clocks, 和 这 框架
同步 发生率, 是 显示 在 表格 7. 这 default 设置 是 为 一个 情况 在 这个 这 频道
抽样 比率 和 fsync 是 在 8 khz 当 一个 mclk 的 24.576 mhz 是 提供. 这 default 设置 是 为
寄存器 12 至 有 位 d6
d4 equal 至 000 和 寄存器 1 和 7 至 是 left 在 它们的 default 配置.
这 各种各样的 参数 为 这 抽样 比率 和 位 变换 时钟 比率 是 决定 使用 这 下列的
equations:
bclk = 看 表格 7
fsync = bclk/256
样本 比率 = mclk/(512
×
i)
表格 7. fsync, bclk, 和 样本 比率 derivations 和 寄存器 settings
寄存器 12
MCLK
输入
FSYNC BCLK 样本 比率 I
D6 D5 D4
输入
(mhz)
FSYNC BCLK 样本 比率 I
0
0
0
24.576 bclk/256 或者 8 khz mclk/12 或者 2.048 mhz mclk/(512
×
i) 或者 8 khz 6
0 0 1 32.768 bclk/256 或者 8 khz mclk/16 或者 2.048 mhz mclk/(512
×
i) 或者 8 khz 8
0 1 0 24.576 bclk/256 或者 16 khz mclk/6 或者 4.096 mhz mclk/(512
×
i) 或者 16 khz 3
0 1 1 32.768 mclk/(512
×
4) 或者 16 khz mclk/8 或者 4.096 mhz mclk/(512
×
i) 或者 16 khz 4
default 设置
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com