1−6
1.5 终端 功能 (持续)
终端
非.
i/o 描述
名字
gqe/
ZQE
PW RHD
i/o 描述
SCLK 15 24 21 I 控制-端口 串行-数据 时钟. 为 spi 和 2-线 控制 模式 这个 是 这 serial-clock input.
看 部分 3.1 为 详细信息.
SDIN 14 23 20 I 控制-端口串行-数据 输入. 为 spi 和 2-线 控制 模式 这个 是 这 串行-数据 输入 和
也 是 使用 至 选择 这 控制 协议 之后 重置. 看 部分 3.1 为 详细信息.
VMID 6 16 13 I Midrail电压 解耦 输入. 10-
µ
f 和 0.1-
µ
f 电容 应当 是 连接 在 并行的 至
这个 终端 为 噪音 过滤. 电压 水平的 是 1/2 avdd 名义上的.
xti/mclk 16 25 22 I 结晶 或者 外部-时钟 输入. 使用 为 derivation 的 所有 内部的 clocks 在 这 aic23b.
XTO 18
26 23 O 结晶输出. 连接 至 外部 结晶 为 产品 在哪里 这 aic23b 是 这 音频的 定时
主控. 不 使用 在 产品 在哪里 外部 时钟 源 是 使用.