输入 latches. 至 避免 输出 glitches 在 这 max5102,
确保 那 数据 是 有效的 在之前
WR
变得 低. 当 这
设备 powers 向上 (i.e., v
DD
ramps 向上), 所有 latches 是
内部 preset 和 代号 00 十六进制.
产品 信息
外部 涉及
这 涉及 源 阻抗 必须 是 非常
较少 比 这 涉及 输入 阻抗. 至 保持 在里面
1lsb 错误 在 一个 8-位 系统, r
S
必须 是 较少 比
R
REF
/256. hence, 维持 一个 值 的 r
S
< 1k
Ω
至
确保 8-位 精度. 如果 v
REF
是 直流 仅有的, 绕过 ref
至 地 和 一个 0.1µf 电容. 值 更好 比 这个
改进 噪音 拒绝.
电源 sequencing
这 电压 应用 至 ref 应当 不 超过 v
DD
在
任何 时间. 如果 恰当的 电源 sequencing 是 不 可能,
连接 一个 外部 肖特基 二极管 在 ref 和
V
DD
至 确保 遵从 和 这 绝对 最大
比率. 做 不 应用 信号 至 这 数字的 输入 在之前
这 设备 是 全部地 powered 向上.
电源-供应 bypassing 和
地面 管理
数字的 或者 交流 瞬时 信号 在 地 能 create 噪音
在 这 相似物 输出. 返回 地 至 这 最高的-质量
地面 有. 绕过 v
DD
和 一个 0.1µf 电容,
located 作 关闭 至 v
DD
和 地 作 可能.
细致的 pc 板 地面 布局 降低 串扰
在 这 dac 输出 和 数字的 输入.
碎片 信息
晶体管 计数: 6848
MAX5102
+2.7v 至 +5.5v, 低-电源, 双, 并行的
8-位 dac 和 栏杆-至-栏杆 电压 输出
_______________________________________________________________________________________ 7