首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1033107
 
资料名称:MT89L85AP
 
文件大小: 134K
   
说明
 
介绍:
CMOS ST-BUS⑩ FAMILY Enhanced Digital Switch
 
 


: 点此下载
  浏览型号MT89L85AP的Datasheet PDF文件第1页
1
浏览型号MT89L85AP的Datasheet PDF文件第2页
2
浏览型号MT89L85AP的Datasheet PDF文件第3页
3

4
浏览型号MT89L85AP的Datasheet PDF文件第5页
5
浏览型号MT89L85AP的Datasheet PDF文件第6页
6
浏览型号MT89L85AP的Datasheet PDF文件第7页
7
浏览型号MT89L85AP的Datasheet PDF文件第8页
8
浏览型号MT89L85AP的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
MT89L85
进步 信息
2-4
时间 slot interchange 功能 和 不同的
throughput 延迟 能力 在 一个 每-频道 基准.
为 voice 产品, 这 能变的 延迟 模式 能
是 选择 ensuring 最小 throughput 延迟
在 输入 和 输出 数据. 在 多样的 或者
grouped 频道 数据 产品, 这 常量
延迟 模式 能 是 选择 维持 这 integrity
的 这 信息 通过 这 转变.
数据 至 是 输出 在 这 串行 streams 将 来到
从 二 来源: 数据 记忆 或者 连接 记忆.
locations 在 这 连接 记忆, 这个 是 分割 在
高 和 低 部分, 是 有关联的 和 particular
st-总线 输出 streams. 当 一个 频道 是 预定的 至
是 transmitted 在 一个 st-总线 输出, 这 数据 为 这
频道 能 也 是 切换 从 一个 st-总线
输入 (连接 模式) 或者 它 能 是 originated 从
这 微处理器 (message 模式). 如果 一个 频道 是
configured 在 连接 模式, 这 源 的 这
输出 数据 是 这 数据 记忆. 如果 一个 频道 是
configured 在 message 模式, 这 源 的 这
输出 数据 是 这 连接 记忆 低. 数据
destined 为 一个 particular 频道 在 这 串行 输出
stream 是 读 从 这 数据 或者 连接 记忆
低 在 这 previous 频道 时间 slot. 这个
准许 足够的 时间 为 记忆 进入 和 内部的
并行的 至 串行 转换.
连接 和 message 模式
在 连接 模式, 这 地址 的 输入 源
为 所有 输出 途径 是 贮存 在 这 连接
记忆 低. 这 连接 记忆 低 locations
是 编排 至 各自 location 相应的 至 一个
输出 64 kb/s 频道. 这 内容 的 这 数据
记忆 在 这 选择 地址 是 然后 transferred
至 这 并行的 至 串行 转换器. 用 having 这
输出 频道 至 具体说明 这 输入 频道 通过
这 连接 记忆, 这 用户 能 route 这 一样
输入 频道 至 一些 输出 途径, 准许
broadcasting facility 在 这 转变.
在 message 模式 这 cpu 写 数据 至 这
连接 记忆 低 locations 这个 correspond 至
这 输出 link 和 频道 号码. 这 内容 的
这 连接 记忆 低 是 transferred 至 这
并行的 至 串行 转换器 一个 频道 在之前 它 是 至
是 输出. 这 连接 记忆 低 数据 是
transmitted 各自 框架 至 这 输出 直到 它 是
changed 用 这 cpu.
这 每-频道 功能 有 在 这 mt89l85
是 控制 用 这 连接 记忆 高 位,
这个 决定 whether 单独的 输出 途径
是 选择 在 specific 情况 此类 作:
message 或者 连接 模式, 能变的 或者 常量
throughput 延迟 模式, 输出 驱动器 使能 或者 在
三-状态 情况. 在 增加, 这 连接
记忆 高 提供 一个 位 至 准许 这 用户 至
控制 这 状态 的 这 csto 输出 管脚.
如果 一个 输出 频道 是 设置 至 三-状态 情况,
这 tdm 串行 stream 输出 将 是 放置 在 高
阻抗 在 那 频道 时间. 在 增加 至
这 每-频道 三-状态 控制, 所有 途径 在
这 tdm 输出 能 是 放置 在 高 阻抗 在
一个 时间 用 拉 这 ode 输入 管脚 在 低. 这个
overrides 这 单独的 每-频道 程序编制 在
这 连接 记忆 高 位.
这 连接 记忆 数据 是 received 通过 这
微处理器 接口 在 d0-d7 线条. 这
寻址 的 这 mt89l85 内部的 寄存器, 数据
和 连接 memories 是 执行 通过
地址 输入 管脚 和 一些 位 的 这 设备's
控制 寄存器. 这 高等级的 顺序 地址 位 来到
从 这 控制 寄存器, 这个 将 是 写 或者
读 通过 这 微处理器 接口. 这 更小的
顺序 地址 位 来到 直接地 从 这 外部
地址 线条 输入. 为 详细信息 在 这 设备
寻址, 看 软件 控制 和 控制
寄存器 描述.
串行 接口 定时
这 mt89l85 主控 时钟 (
c4i) 是 一个4.096 mhz
准许 串行 数据 link configuration 在 2.048 mb/s
至 是 执行. 这 mt89l85 框架
同步 脉冲波 能 是 formatted 符合 至
st-总线 或者 gci 接口 specifications; i.e., 这
框架 脉冲波 能 是 起作用的 在 高 (gci) 或者 低
(st-总线). 这 mt89l85 设备 automatically
发现 这 存在 的 一个 输入 框架 脉冲波 和
identifies 这 类型 的 backplane 呈现 在 这 串行
接口. 在之上 determining 这 准确无误的 接口
连接 至 这 串行 端口, 这 内部的 定时 单位
establishes 这 适合的 串行 数据 位 transmit
和 抽样 edges. 在 st-总线 模式, 每 第二
下落 边缘 的 这 4.096 mhz 时钟 marks 一个 位
boundary 和 这 输入 数据 是 clocked 在 用 这
rising 边缘, 三 quarters 的 这 方法 在 这 位 cell.
在 gci 模式, 每 第二 rising 边缘 的 这 4.096
mhz 时钟 marks 这 位 boundary 当 数据
抽样 是 执行 在 这 下落 边缘, 在
三 quarters 的 这 位 boundaries.
延迟 通过 这 mt89l85
这 转移 的 信息 从 这 输入 串行
streams 至 这 输出 串行 streams 结果 在 一个
延迟 通过 这 mt89l85 设备. 这 延迟
通过 这 设备 varies 符合 至 这 模式
选择 在 这 v/c 位 的 这 连接 记忆 高.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com