PIC16C6X
ds30234d-页 16
1997 微芯 技术 公司
表格 3-3: pic16c64/64a/r64/65/65a/r65/67 引脚 描述
管脚 名字
插件
Pin#
PLCC
Pin#
TQFP
MQFP
Pin#
管脚
类型
缓存区
类型
描述
osc1/clkin 13 14 30 I
st/cmos
(3)
振荡器 结晶 输入/外部 时钟 源 输入.
osc2/clkout 14 15 31 O — 振荡器 结晶 输出. connects 至 结晶 或者 共振器 在
结晶 振荡器 模式. 在 rc 模式, 这 管脚 输出 clk-
输出 这个 有 1/4 这 频率 的 osc1, 和 denotes 这
操作指南 循环 比率.
MCLR
/v
PP
1 2 18 i/p ST 主控 clear 重置 输入 或者 程序编制 电压 输入. 这个
管脚 是 一个 起作用的 低 重置 至 这 设备.
porta 是 一个 bi-directional i/o 端口.
RA0 2 3 19 i/o TTL
RA1 3 4 20 i/o TTL
RA2 4 5 21 i/o TTL
RA3 5 6 22 i/o TTL
ra4/t0cki 6 7 23 i/o ST ra4 能 也 是 这 时钟 输入 至 这 timer0
计时器/计数器. 输出 是 打开 流 类型.
ra5/ss 7 8 24 i/o TTL ra5 能 也 是 这 从动装置 选择 为 这 同步的
串行 端口.
portb 是 一个 bi-directional i/o 端口. portb 能 是 软件
编写程序 为 内部的 弱 拉-向上 在 所有 输入.
rb0/int 33 36 8 i/o ttl/st
(4)
rb0 能 也 是 这 外部 中断 管脚.
RB1 34 37 9 i/o TTL
RB2 35 38 10 i/o TTL
RB3 36 39 11 i/o TTL
RB4 37 41 14 i/o TTL 中断 在 改变 管脚.
RB5 38 42 15 i/o TTL 中断 在 改变 管脚.
RB6 39 43 16 i/o ttl/st
(5)
中断 在 改变 管脚. 串行 程序编制 时钟.
RB7 40 44 17 i/o ttl/st
(5)
中断 在 改变 管脚. 串行 程序编制 数据.
portc 是 一个 bi-directional i/o 端口.
rc0/t1oso
(1)
/t1cki 15 16 32 i/o ST rc0 能 也 是 这 timer1 振荡器 输出
(1)
或者
timer1 时钟 输入.
rc1/t1osi
(1)
/ccp2
(2)
16 18 35 i/o ST rc1 能 也 是 这 timer1 振荡器 输入
(1)
或者
capture2 输入/compare2 输出/pwm2 输出
(2)
.
rc2/ccp1 17 19 36 i/o ST rc2 能 也 是 这 capture1 输入/compare1 输出-
放/pwm1 输出.
rc3/sck/scl 18 20 37 i/o ST rc3 能 也 是 这 同步的 串行 时钟 输入/输出-
放 为 两个都 spi 和 i
2
c 模式.
rc4/sdi/sda 23 25 42 i/o ST rc4 能 也 是 这 spi 数据 在 (spi 模式) 或者
数据 i/o (i
2
c 模式).
rc5/sdo 24 26 43 i/o ST rc5 能 也 是 这 spi 数据 输出 (spi 模式).
rc6/tx/ck
(2)
25 27 44 i/o ST rc6 能 也 是 这 通用同步/异步串行接收/发送器 异步的 transmit
(2)
或者 同步的 时钟
(2)
.
rc7/rx/dt
(2)
26 29 1 i/o ST rc7 能 也 是 这 通用同步/异步串行接收/发送器 异步的 receive
(2)
或者 同步的 数据
(2)
.
legend: i = 输入 o = 输出 i/o = 输入/输出 p = 电源
— = 不 使用 ttl = ttl 输入 st = 施密特 触发 输入
便条 1: 管脚 功能 t1oso 和 t1osi 是 使反转 在 这 pic16c64.
2: ccp2 和 这 通用同步/异步串行接收/发送器 是 不 有 在 这 pic16c64/64a/r64.
3: 这个 缓存区 是 一个 施密特 触发 输入 当 configured 在 rc 振荡器 模式 和 一个 cmos 输入 否则.
4: 这个 缓存区 是 一个 施密特 触发 输入 当 configured 作 这 外部 中断.
5: 这个 缓存区 是 一个 施密特 触发 输入 当 使用 在 串行 程序编制 模式.
6: 这个 缓存区 是 一个 施密特 触发 输入 当 configured 作 一般 目的 i/o 和 一个 ttl 输入 当 使用 在 这 并行的 从动装置
端口 模式 (为 接合 至 一个 微处理器 总线).