首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1037204
 
资料名称:PIC17CR43T-08/L
 
文件大小: 1175K
   
说明
 
介绍:
High-Performance 8-Bit CMOS EPROM/ROM Microcontroller
 
 


: 点此下载
  浏览型号PIC17CR43T-08/L的Datasheet PDF文件第49页
49
浏览型号PIC17CR43T-08/L的Datasheet PDF文件第50页
50
浏览型号PIC17CR43T-08/L的Datasheet PDF文件第51页
51
浏览型号PIC17CR43T-08/L的Datasheet PDF文件第52页
52

53
浏览型号PIC17CR43T-08/L的Datasheet PDF文件第54页
54
浏览型号PIC17CR43T-08/L的Datasheet PDF文件第55页
55
浏览型号PIC17CR43T-08/L的Datasheet PDF文件第56页
56
浏览型号PIC17CR43T-08/L的Datasheet PDF文件第57页
57
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
1996 微芯 技术 公司 ds30412c-页 53
PIC17C4X
9.0 i/o 端口
这 pic17c4x 设备 有 five i/o 端口, porta
通过 porte. portb 通过 porte 有 一个 corre-
sponding 数据 方向 寄存器 (ddr), 这个 是 使用
至 configure 这 端口 管脚 作 输入 或者 输出. 这些
five 端口 是 制造 向上 的 33 i/o 管脚. 一些 的 这些
端口 管脚 是 多路复用 和 alternate 功能.
portc, portd, 和 porte 是 多路复用 和 这
系统 总线. 这些 管脚 是 configured 作 这 系统
总线 当 这 设备的 configuration 位 是 选择 至
微处理器 或者 扩展 微控制器 模式. 在
这 二 其它 微控制器 模式, 这些 管脚 是
一般 目的 i/o.
porta 和 portb 是 多路复用 和 这 附带的
特性 的 这 设备. 这些 附带的 特性 是:
计时器 modules
俘获 单元
pwm 单元
通用同步/异步串行接收/发送器/sci 单元
外部 中断 管脚
当 一些 的 这些 附带的 modules 是 转变 在,
这 端口 管脚 将 automatically configure 至 这 alternate
函数. 这 modules 那 做 这个 是:
pwm 单元
通用同步/异步串行接收/发送器/sci 单元
当 一个 管脚 是 automatically configured 作 一个 输出 用
一个 附带的 单元, 这 管脚 数据 方向 (ddr) 位
是 unknown. 之后 disabling 这 附带的 单元, 这
用户 应当 re-initialize 这 ddr 位 至 这 desired con-
figuration.
这 其它 附带的 modules (这个 需要 一个 输入)
必须 有 它们的 数据 方向 位 configured appropri-
ately.
便条:
一个 管脚 那 是 一个 附带的 输入, 能 是 con-
figured 作 一个 输出 (ddrx<y> 是 cleared).
这 附带的 events 将 是 决定
用 这 action 输出 在 这 端口 管脚.
9.1 POR
ta 寄存器
porta 是 一个 6-位 宽 获得. porta 做 不 有 一个
相应的 数据 方向 寄存器 (ddr).
读 porta 读 这 状态 的 这 管脚.
这 ra1 管脚 是 多路复用 和 tmr0 时钟 输入, 和
ra4 和 ra5 是 多路复用 和 这 通用同步/异步串行接收/发送器 func-
tions. 这 控制 的 ra4 和 ra5 作 输出 是 自动-
matically configured 用 这 通用同步/异步串行接收/发送器 单元.
9.1.1 使用 ra2, ra3 作 输出
这 ra2 和 ra3 管脚 是 打开 流 输出. 至 使用
这 ra2 或者 这 ra3 管脚(s) 作 输出(s), simply 写 至
这 porta 寄存器 这 desired 值. 一个 '0' 将 导致
这 管脚 至 驱动 低, 当 一个 '1' 将 导致 这 管脚 至 float
(hi-阻抗). 一个 外部 拉-向上 电阻 应当 是
使用 至 拉 这 管脚 高. 写 至 porta 将 不 影响
这 其它 管脚.
图示 9-1: ra0 和 ra1 块
图解
便条:
当 使用 这 ra2 或者 ra3 管脚(s) 作 输出-
放(s), 读-modify-写 说明 (此类
BCF
,
BSF
,
BTG
) 在 porta 是 不 rec-
ommended.
此类 行动 读 这 端口 管脚, 做 这
desired 运作, 和 然后 写 这个 值
至 这 数据 获得. 这个 将 无意地
导致 这 ra2 或者 ra3 管脚 至 转变 从
输入 至 输出 (或者 恶行-对抗).
它 是 推荐 至 使用 一个 shadow regis-
ter 为 porta. 做 这 位 行动 在 这个
shadow 寄存器 和 然后 move 它 至
porta.
便条: i/o 管脚 有 保护 二极管 至 v
DD
和 v
SS
.
DATA BU S
rd_porta
(q2)
这个 文档 创建 FrameMaker404
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com