82503
290421–6
图示 7 极性 故障 状态 图解
极性 错误 预定的 至 crossed wires 如果 管脚 4 的 这
82503 是 高 和 这 TPE receive 管脚 是 re-
versed 这 82503 将 准确无误的 这 错误 用 reversing
这 信号 internally 和 转变 POLED 在 (低) 至
表明 那 这 故障 有 被 发现 和 cor-
rected 这 极性 纠正 函数 是 defeatable
用 驱动 这 APOLXSQ 输入 low However 这
极性 故障 将 continue 至 是 表明 在 这
POLED
312 控制 接口
连接 这 82503 至 一个 的 这 Intel Ethernet
控制者 (82586 82590 82593 82596) 需要
非 额外的 components Simply 驱动 CS0 和
CS1 两个都 low 和 连接 TxC
TxD RTS RxC
RxD CRS
CDT 和 LPBK
至 这 相应的
控制 pins
这 82503 也 工作 和 其它 Ethernet 控制-
lers 没有 额外的 components 包含 这
国家的 半导体 8390 和 83932 (sonic)
Western 数字的 83C690 Fujitsu 86950 (etherstar)
取决于 在 这 状态 的 和 CS0 和 CS1 inputs
这 接口 的 这 82503 至 这 AMD 7990
(lance) 需要 外部 逻辑 至 控制 这 LPBK
管脚 的 这 82503 便条 那 当 一个 AMD LAN con-
troller 是 使用 至 接口 至 这 82503 这 LPBK
管脚 的 这 82503 变为 起作用的 high 那 is 这
82503 enters diagnostic loopback 模式 当 LPBK
管脚 是 高 和 是 在 正常的 运作 模式 当
LPBK
管脚 是 low
这 逻辑 sense 的 这 82503 控制 管脚 将
改变 和 应当 是 连接 至 这 控制
管脚 符合 至 这 下列的 table
15