4-164
图示 9 显示 这 数据 总线 为 一个 16-位 dma 应用
和 这 82c237. 高 记忆 和 低 记忆 是
选择 accordingly 和 a0 和 这 8/16 信号 在 dma
transfers. 这 8/16 信号 是 formed 从 dwle 和 一个 d flip-
flop 和 adstb. adstb 必须 是 inverted 至 这 d flip-flop
自从 dwle 是 设置 向上 至 这 下落 边缘 的 adstb 和 这
74f74 latches 数据 在 这 rising 边缘 的 clk.
这 adstb inverted 可以 是 eliminated 用 使用 一个 74f75
下落 边缘 d 获得. 这 获得 在 d8-d15 是 需要 为 16-
位 记忆-至-记忆 transfers. 这 upper 第八 位 的
数据 是 latched 用
memr 在 这 读 half 的 这 trans-
fer. 这 数据 是 然后 使能 面向 这 数据 总线 在 这
写 half 的 这 转移.
图示 9. 数据 总线 为 16-位 dma 应用
便条: 仅有的 需要 为 记忆-至-记忆 transfers.
HLDA
MEMCS
从 解码器
8/
16
STB
OE
获得
高
d8-d15
i/o
TRANSCEIVER
设备
d0 - d7
记忆
CS
i/o
设备
低
记忆
CS
TRANSCEIVER
IOR
IOW
MEMR
MEMW
A0
82C237
DWLE
ADSTB
d0-d7
V
CC
CLK
74F74
QD
80C286
d8-d15
d0-d7
(看 便条)
82C237