altera 公司 7
最大值 7000a 可编程序的 逻辑 设备 家族 数据 薄板
逻辑 排列 blocks
这 最大值 7000a 设备 architecture 是 为基础 在 这 linking 的
高-效能 labs. labs 组成 的 16-macrocell arrays, 作 显示 在
图示 1. 多样的 labs 是 linked 一起 通过 这 pia, 一个 global 总线 那
是 喂养 用 所有 专心致志的 输入 管脚, i/o 管脚, 和 macrocells.
各自 lab 是 喂养 用 这 下列的 信号:
■
36 信号 从 这 pia 那 是 使用 为 一般 逻辑 输入
■
global 控制 那 是 使用 为 secondary 寄存器 功能
■
直接 输入 paths 从 i/o 管脚 至 这 寄存器 那 是 使用 为 快
建制 时间
Macrocells
最大值 7000a macrocells 能 是 individually 配置 为 也
sequential 或者 combinatorial 逻辑 运作. 这 macrocells 组成 的
三 函数的 blocks: 这 逻辑 排列, 这 产品-期 选择 矩阵变换,
和 这 可编程序的 寄存器.图示 2显示 一个 最大值 7000a macrocell.
图示 2. 最大值 7000a macrocell
产品-
Ter m
选择
矩阵变换
36 信号
从 pia
16 expander
产品 条款
lab local 排列
并行的 逻辑
Expanders
(从 其它
macrocells)
shared 逻辑
Expanders
Clear
选择
Global
Clear
Global
Clocks
时钟/
使能
选择
2
PRN
CLRN
d/t Q
ENA
寄存器
绕过
至 i/o
控制
块
从
i/o 管脚
至 pia
可编程序的
寄存器
快 输入
选择
VCC