mc145151–2 通过 mc145158–2
MOTOROLA
10
14 x 8 只读存储器 涉及 解码器
14–BIT
÷
n 计数器
φ
V
φ
R
14–BIT
÷
r 计数器
获得
阶段
探测器
B
阶段
探测器
一个
锁
发现
LD
PD
输出
f
在
V
DD
OSC
在
OSC
输出
ENB
14
14
SW2
SW1
f
R
f
V
获得
14–bit 变换 寄存器
数据
2–bit 变换
寄存器
CLK
14
REF
输出
mc145155–2 块 图解
RA2
RA0
RA1
管脚 描述
输入 管脚
f
在
频率 输入 (pdip – 管脚 9, sog – 管脚 10)
输入至 这
÷
Nportion 的 这 synthesizer. f
在
是 典型地
获得从 循环 vco 和 是 交流 结合 在 这 设备. 为
大一个mplitude signals(standard cMOs logic levels) dc
连接 将 是 使用.
ra0, ra1, ra2
涉及 地址 输入 (pdip – 管脚 18, 1, 2;
sog – 管脚 20, 1, 2)
这些三 输入 establish 一个 代号 defining 一个 的 第八
可能divide values f或者the total reference divider, 一个s
定义 用 这 表格 在下:
涉及 地址 代号
总的
分隔
值
RA2 RA1 RA0
分隔
值
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
16
512
1024
2048
3668
4096
6144
8192
clk, 数据
变换 寄存器 时钟, 串行 数据 输入
(pdip – 管脚 10, 11; sog – 管脚 11, 12)
各自 low–to–high转变 clocks 一个 位 在 这 on–chip
16–bit变换 寄存器. 这 数据 输入 提供 程序编制
信息为 这 14–bit
÷
n 计数器 和 这 二 转变 sig-
nals sw1 和 sw2. 这 entry format 是 作 跟随:
SW2
SW1
n msb
÷
n lsb
÷
÷
n 计数器 位
last 数据 位 在 (位 非. 16)
第一 数据 位 在 (位 非. 1)
ENB
获得 使能 输入 (pdip – 管脚 12, sog – 管脚 13)
当高 (1), enb transfers 这 内容 的 这 变换 reg-
ister在 这 latches, 和 至 这可编程序的 计数器 在-
puts,和 这 转变 输出 sw1 和 sw2. 当 低 (0),
ENBinhibits 这 在之上 action 和 因此 准许 改变 至 是
制造在 这 变换 寄存器 数据 没有 affecting 这 计数器
程序编制和 转变 输出. 一个 on–chip pull–upesta-
blishes一个 continuously高 水平的 为 enb 当 非 外部
信号是 应用. enb 是 正常情况下 低 和 是搏动 高 至
转移 数据 至 这 latches.
OSC
在
, osc
输出
涉及 振荡器 输入/输出 (pdip – 管脚 17, 16;
sog – 管脚 19, 18)
这些管脚 表格 一个 on–chip 涉及 振荡器 当 con-
nected至 terminals 的 一个 外部 并行的 resonant 结晶.
频率设置 电容 的 适合的 值 必须是
连接from oSC
在
to ground 一个nd oSC
输出
to ground.
OSC
在
将 也提供 作 这 输入 为 一个 externally–gener-
ated涉及 信号. 这个 信号 是 典型地 交流 结合 至
OSC
在
,but for larger 一个mplitude signals (standard cMOS
逻辑水平) 直流 连接将 也 是 使用. 在 这 外部
涉及 模式, 非 连接 是 必需的 至 osc
输出
.